计算机组成原理试题集 下载本文

内容发布更新时间 : 2024/11/15 16:41:06星期一 下面是文章的全部内容请认真阅读。

.

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。

2.计算机各组成部件相互连接方式,从早期的以(存储器 )为中心,发展到现在以( 运算器 )为中心。

3.指令寄存器寄存的是( C )

A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令 D、要转移的指令

4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么?

解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。

5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器)

6.最早提出“存储程序程序”概念的是( A )

A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构?

8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。

10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于( )。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是( ) 1. CPU包括( )两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C

2. 计算机运算速度的单位是( )。 A、MTBF B、MIPS C、MHZ D、MB B

3. 若十六进数微AC.B,则其十进制数为( )。 A、254.54 B、2763 C、172.6875 D、172.625 C

4. 若十进制数据为137.5则其八进制数为( )。 A、89.8 B、211.4 C、211.5

D、1011111.101

.

.

B

5. 若x补=0.1101010,则x原=( )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 D

6. 若用双符号位,则发生正溢的特征是:双符号位为( )。 A、00 B、01 C、10 D、11 B

7. 补码加法运算是指( )。

A、操作数用补码表示,连同符号位一起相加 B、操作数用补码表示,根据符号位决定实际操作 C、将操作数转化为原码后再相加

D、取操作数绝对直接相知,符号位单独处理 A

8. 原码乘法是( )。

A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘

C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 A

10. 浮点加减中的对阶的方法是( )。

A、将较小的一个阶码调整到与较大的一个阶码相同 B、将较大的一个阶码调整到与较小的一个阶码相同 C、将被加数的阶码调整到与加数的阶码相同 D、将加数的阶码调整到与被加数的阶码相同 A

11. 在下列几种存储器中,CPU可直接访问的是( )。 A、主存储器 B、磁盘 C、磁带 D、光盘 A

13. 静态半导体存储器SRAM指( )。

A、在工作过程中,存储内容保持不变 B、在断电后信息仍能维持不变 C、不需动态刷新

D、芯片内部有自动刷新逻辑 C

.

14. 半导体静态存储器SRAM的存储原理是( )。 A、依靠双稳态电路 B、依靠定时刷新 C、依靠读后再生 D、信息不再变化 A

15. 高速缓冲存储器Cache一般采取( )。 A、随机存取方式 B、顺序存取方式 C、半顺序存取方式 D、只读不写方式 A

16. 虚地址是( )。 A、不存在的地址

B、用户编程可使用的地址 C、主存地址 D、磁盘地址 B

17. 堆栈指针SP是( )。 A、栈顶单元内容 B、栈顶单元地址 C、栈底单元内容 D、栈底单元地址 B

18. 为了缩短指令中某个地址段的位数,有效的方法是采取( A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 D

19. 如果按变址方式读取操作数,则有效地址是指( )。 A、指令中直接给出的地址 B、变址计算获得的地址 C、变址寄存器中存放的地址 D、基址寄存器中存放的地址 B

20. 在向上生长的堆栈中,如果出栈指令POPx的操作定义为: M(x)←M(SP);SP←(SP)-1 则入栈指令PUSH X应定义为( )。 A、M(SP)←M(x);SP←(SP)+1 B、M(SP)←M(x);SP←(SP)-1 C、SP←(SP)+1;M(SP)←M(x) D、SP←(SP)-1;M(SP)←M(x) C

.

.

。 ) .

22. 在不同速度的设备之间传送数据,( )。 A、必须采用同步控制方式 B、必须采用异步控制方式

C、可以选用同步方式,也可选用异步方式 D、必须采用应答方式 C

23. 挂接在总线上的多个部件( )。

A、只能分时向总线发送数据,并只能分时从总线接收数据 B、只能分时向总线发送数据,但可同时从总线接收数据 C、可同时向总线发送数据,并同时从总线接收数据

D、可同时向总线发送数据,但只能分时从总线接收数据 B

24. 总线的数据通路宽度是指( )。 A、能一次并行传送的数据位数 B、可依次串行传送的数据位数 C、单位时间内可传送的数据位数 D、可一次传送的数据的最大值 A

25. 串行接口是指( )。

A、接口与系统总线之间串行传送,接口与I/O设备之间串行传送 B、接口与系统总线之间串行传送,接口与I/O设备之间并行传送 C、接口与系统总线之间并行传送,接口与I/O设备之间串行传送

D、接口与系统总线之间并行传送,接口与I/O设备之间并行传送 C

填空题:

1. 系统软件主要包括: 和 及诊断程序等。 操作系统 语言处理程序

2. 任何进位计数制都包含基数和位权两个基本要素。十六进制的基数为 ,其中第i位的权为 。 16 16i

3. 8421BCD码中,十进制数字“5”的BCD码的前面加上奇校验位后,为 。 10101

4. 设字长8位(含1位符号位),真值X=-1011,则[X]原= 。 10001011

6. 按照存储器的不同工作方式可以将存储器分为随机存取存储器(RAM)、 、顺序存取存储器(SAM)和 。

.

.

只读存储器(ROM) 直接存取存储器(DAM)

7. 有静态RAM与动态RAM可供选择,在构成大容量主存时,一般就选择 。 动态RAM

8. 与静态MOS型存储器相比,动态MOS型存储器的最大特点是存储信息需要不断地 。 刷新

9. 主存储器进行两次连续、独立的操作(读/写)之间所需的时间称作 。 主存读/写周期(TM)

10. 程序访问的 为Cache的引入提供了理论依据。 局部性原理

11. 某机器指令系统中,指令的操作码为8位,则该指令系统最多可以有 种指令。 256

12. 如果零地址指令的操作数在内存中,则操作数地址隐式地由 来指明。 堆栈指针(SP)

13. 如指令中给出形式地址为D,则间接寻址方式获得操作数的有效地址为 。 以D为地址的存储单元的内容

14. 如果说变址寻址方式主要是面向用户的,那么基址寻址一般是面向 的。 系统

15. 在CPU的状态寄存器中,常设置以下状态位:零标志位(Z),负标志位(N), 和 。 溢出标志位(V) 进位或借位标志位(C)

16. 在组合逻辑控制器中,当一条指令取出后,组合逻辑网络的输出分两部分,其主要部分是产生执行该指令所需的 ,另一部分送到 ,以便在执行步骤较短的情况下,控制下缩短指令的执行时间。

控制信号,时序计数器

17. 在微程序控制中,一个节拍中所需要的一组微命令,被编成一条 。 微指令

18. 系统总线是用来连接 的总线。 系统内部各大部件

19. 输入输出的目的是实现 和 之间的信息传送。 CPU

.