计算机组成原理经典复习题集锦(附答案) - 图文 下载本文

内容发布更新时间 : 2024/12/23 18:38:44星期一 下面是文章的全部内容请认真阅读。

计算机组成原理复习题

一、填空题

1. 用二进制代码表示的计算机语言称为( 机器语言 ),用助记符编写的语言称为( 汇编语言 )。 2. 计算机硬件由( 控制单元 )、( 运算器 )、( 存储器 )、输入系统和输出系统五大部件组成。 3. 十六进制数CB8转换成二进制数为( 110010111000 )。 4. 某数x的真值-0.1011B,其原码表示为( 1.1011 )。

5. 在浮点加减法运算过程中,在需要( 对阶 )或( 右规 )时,尾数需向右移位。 6. 指令通常由( 操作码 )和( 地址码 )两部分组成。

7. 要组成容量为4K*8位的存储器,需要( 8 )片4K×1位的芯片并联,或者需要( 4 )片1K×8位的芯片串联。

8. 中断处理过程包括( 关中断 )、( 保护现场 )、( 执行中断服务程序 )、( 恢复现场 )和( 开中断 )阶段。

9. 操作数寻址方式包括( 直接寻址 )、(间接寻址)、( 立即寻址)、( 隐含寻址 )、( 寄存器寻址 )、( 寄存器间接寻址 )、( 基址寻址 )等。

10. 动态RAM的刷新包括 ( 分散刷新 )、( 集中刷新 )和( 异步刷新 )三种方式。 11. 高速缓冲存储器的替换算法有( 先进先出 )和( 近期最少使用 )。 12. 影响流水线性能的因素有( 数据相关 )、( 控制相关 )和( 资源相关 )。

13. 主存储器容量通常以KB为单位,其中1K=( ),硬盘的容量以GB为单位,其中1G=( )。 14. 主存储器一般采用( 动态RAM )存储器,CACHE采用( 静态RAM )存储器。 15. 世界上第一台计算机产生于( 1946 )年,称为( ENIAC )。

16. I/O的编址可分为( 不统一编址 )和( 统一编址 ),前者需要单独的I/O指令,后者可通过( 访存 )指令和设备交换信息。

17. CPU从主存取出一条指令并执行该指令的全部时间叫做( 指令周期 ),它通常包含若干个( 机器周期 ),而后者又包含若干个( 时钟周期 )。

18. 计算机中各个功能部件是通过( 总线 )连接的,它是各部件之间进行信息传输的公共线路。 19. 浮点数由( 阶码 )和( 尾数 )两部分构成。 20. 禁止中断的功能可以由( 中断允许触发器 )来完成。

21. 指令的编码中,操作码用来表明( 所完成的操作 ),N位操作码最多表示( 2^N )中操作。 22. 静态RAM采用( 双稳态触发器 )原理存储信息,动态RAM采用( 电容 )原理存储信息。 23. 典型的冯·诺依曼计算机是以( 运算器 )为核心的。

24. 计算机硬件由( 控制器 )、( 运算器 )、( 存储器 )、( 输入设备 )和( 输出设备 )五大部件组成。

25. 系统总线按系统传输信息的不同,可分为三类:( 地址 )、( 控制 )、( 数据 )。 26. 数x的真值-0.1011,其原码表示为( 1.1011 ),其补码表示为( 1.0101 )。

27. Cache称为( 高速缓冲 )存储器,是为了解决CPU和主存之间( 速度 )不匹配而采用的一项重要 的硬件技术。

28. 浮点运算器由( 尾数 )运算器和( 阶码 )运算器组成。

29. 计算机系统中的存储器分为:( 主存 )和( 辅存 )。在CPU执行程序时,必须将指令存放在( 主存 ) 中,即( 辅存 )不能够直接同CPU交换信息。

30. 在补码加减法运算中,采用双符号位的方法( 变形补码 )进行溢出判断时,若运算结果中两个符 号位( 不同 ),则表明发生了溢出。若结果的符号位为( 01 ),表示发生正溢出;若为( 10 ),表示发生负溢出。

31. 使用虚拟存储器的目的是为了解决( 内存空间不足 )问题。

32. Cache介于主存与CPU之间,其速度比主存( 快 ),容量比主存( 小 )很多。它的作用是弥补 CPU与主存在( 速度 )上的差异。

33. 一台计算机所具有的各种机器指令的集合称为该计算机的( 指令集 )。

34. 选择型DMA控制器在物理上可以连接( 多 )个设备,而在逻辑上只允许连接( 一 )个设备,它适合于连接( 高速 )设备。

35. DMA控制器中的字计数器用于记录要传送数据块的( 长度 ),每传输一个字后字计数器( 加1 )。 36. 总线通信控制方式可分为( 同步 )式和( 异步 )式两种。

37. DMA的含义是( 直接存储器存取 ),主要用于连接( 高速 )外设,信息传送以( 数据块 )为单位传送。

38. CPU的基本功能是( 指令控制 )、( 操作控制 )、( 时间控制 )、( 数据加工 )和( 中断处理 )。 39. 由若干一位全加器构成多位加法器时,进位可采用( 串行进位链 )和( 并行进位链 )。 40. 真值( 超出 )机器字长称为溢出。

41. 时序控制方式有( 同步控制 )方式、( 异步控制 )和( 联合控制 )方式。 42. DMA数据传送过程可以分为( 预处理 )、( 数据传送 )和( 后处理 )三个阶段。 43. 主存芯片的地址译码驱动主要有两种方式,即( 单译码 )方式和( 双译码 )方式。

44. 流水线中常见的多发技术包括:( 超标量技术 )、( 超流水线技术 )和( 超长指令字技术 ) 。 45. RISC称为( 精简指令集 )而CISC称为( 复杂指令集 )。

46. 控制存储器是微程序控制器的核心部件,它存储着与全部机器指令对应的( 微程序 ),它的每个单 元中存储一条( 微指令 )。

47. 微指令中操作控制字段的编码方式有:( 直接编码方式 )、( 字段直接编码方式 )、( 字段间接编码方式 )和其它方式。

48. 按照存储器的读写功能分类,存储器可分为RAM和ROM,RAM称为( 随机存取存储器 ),ROM称为( 只读存储器 )。

49. 计算机软件一般分为两大类:一类叫( 系统软件 ),另一类叫( 应用软件 ),操作系统属于( 系统软件 )。

50. CRC码称为( 循环冗余码 ),它具有( 纠错 )能力。

51. 程序设计语言一般可分为三类:( 机器语言 )、( 汇编语言 )、( 高级语言 )。 52. 计算机系统的层次结构中,位于硬件之外的所有层次统称为( 虚拟机 )。

53. 用二进制代码表示的计算机语言称为( 机器语言 ),用助记符编写的语言成为( 汇编语言 )。 54. 浮点数中尾数用补码表示时,其规格化特征是( 符号位与最高数值位相反 )。 55. N+1位二进制补码表示的取值范围是( -2,2-1 )。 N+1位二进制无符号整数的取值范围是 ( 0~2-1 )。

56. 一个定点数由( 符号位 )和( 数值位 )两部分组成。根据小数点的位置不同,定点数有( 整数定点 ) 和( 小数定点 )两种表示方法。

57. 8位二进制补码所能表示的十进制整数范围是( -128 )至( 127 ),前者的二进制补码表示为 ( 100000000 ),后者的二进制补码表示为( 01111111 )。

58. 在浮点补码加减运算中,当运算结果的尾数不是( 00.1×……× )和( 11.0×……× )形式时,

N+1

N

N

需要进行规格化操作( 左归或右归 )。

59. 生成多项式G(X)=X^4+X^1+X^0对应的二进制数为( 10011 ),以此多项式进行CRC编码,其校验位 的位数是( 4 )。

60. 补码加减法中,( 符号 )连同数值位一同参加运算,( 符号位进位 )要丢掉。

61. 在浮点加法运算中,主要的操作步骤是( 对阶 )、( 尾数相加 )、( 结果规格化 )、( 舍入 )、( 溢出检查 )。

62. RAM的访问时间与存储单元的物理位置( 无关 ),任何存储单元的内容都能被( 随机访问 )。 63. 内存储器容量为256K时,若首地址为00000H,那么末地址的十六进制表示是( 3FFFFH )。 64. CPU是按照( 地址 )访问存储器中的信息。

65. 寄存器(直接)寻址方式中,指令的地址码部分给出( 寄存器编号 ),而操作数在( 寄存器 )中。

66. 寄存器间接寻址方式中,指令的地址码部分给出的是( 有效地址 )所在的寄存器编号。 67. 变址寻址方式中操作数的地址由( 变址寄存器 )与( 地址码字段 )的和产生。

68. 直接寻址方式中,指令的地址码部分直接给出( 有效地址 ),只需( 一次 )访存即可获得操作数。 69. CPU中,保存当前正在执行的指令的寄存器为( IR ),保存下一条指令地址的寄存器为( PC )。 70. 控制单元由于设计方法的不同可分为( 硬连线 )控制器和( 微程序 )控制器

二、单项选择题

1.

8位定点原码整数10100011 的真值为( )。

A.+0100011 B.-0100011 C.+1011101 D.-1011101 2.

若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的机器码为( )。

A.原码 B.补码 C.反码 D.移码 3.

计算机中存储数据的基本单位为( )。

A.比特(bit) B.字节(Byte) C.字 (Word) D.以上都不对 4.

下列逻辑部件中,( )不包括在运算器内。

A.累加器 B.状态条件寄存器 C.指令寄存器 D.ALU 5.

在指令“ADD@R,Ad”中(@表示间接寻址),源操作数在前,目的操作数在后,该指令执行的操作是( )。

A.((R))+(Ad)-->(Ad) B.((R))+((Ad))-->Ad C.(R)+((Ad))-->(Ad) D.((R))+(Ad)-->Ad 6.

在ROM存储器中必须有( )电路。

A.数据写入 B.再生 C.地址译码 D.刷新 7.

在CPU中程序计数器PC的位数取决于( )。

A.存储器容量 B.指令中操作码字数 C.机器字长 D.指令字长

8. 在多级存储体系中,“cache——主存”结构的作用是解决( )的问题。

A.主存容量不足 B.主存与辅存速度不匹配 C.辅存与CPU速度不匹配 D.主存与CPU速度不匹配 9.

计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是( )式计算机。

A.实时处理 B.智能化 C.并行 D.冯·诺依曼 10. 微型计算机中控制总线提供( )。

A.存储器和I/O设备的地址码 B.所有存储器和I/O设备的时序信号和控制信号C.来自I/O设备和存储器的响应信号 D.上述B、C两项 11. 中断向量地址是( )。 A.子程序入口地址

B.中断服务程序入口地址

C.中断服务程序入口地址的地址 D.下一条指令地址 12. 下列叙述中,不能反映RISC特征的有()。 A.设置大量通用寄存器

B.使用微程序控制器

C.执行每条指令所需的机器周期数的平均值小于2

D.简单的指令系统

13. DMA传送控制的周期挪用法一般适用于( )的情况。

A.I/O设备读写周期大于内存存储周期 B.CPU工作周期比内存周期长很多 C.I/O设备读写周期小于内存存储周期 D.CPU工作周期比内存存储周期小很多

14. 若某数x的真值为-0.1010,在计算机中该数表示为1.0101,则该数所用的机器码为(A.原码 B.补码 C.反码 D.移码 15. 浮点加减中的对阶的原则是( )。

A.将较小的一个阶码调整到与较大的一个阶码相同 B.将较大的一个阶码调整到与较小的一个阶码相同 C.将被加数的阶码调整到与加数的阶码相同 D.将加数的阶码调整到与被加数的阶码相同 16. 原码乘法是( )。

A.先取操作数绝对值相乘,符号位单独处理 B.用原码表示操作数,然后直接相乘

C.被乘数用原码表示,乘数取绝对值,然后相乘 D.乘数用原码表示,被乘数取绝对值,然后相乘

17. 原码加减交替除法又称为不恢复余数法,因此( )。 A.不存在恢复余数的操作

B.当某一步运算不够减时,做恢复余数的操作 C.仅当最后一步余数为负时,做恢复余数的操作 D.当某一步余数为负时,做恢复余数的操作

18. 为了缩短指令中某个地址段的位数,有效的方法是采取( )。 A.立即寻址 B.变址寻址 C.间接寻址 D.寄存器寻址 19. 堆栈指针SP的内容是( )。

。 )