计算机组成原理_原码阵列除法器 下载本文

内容发布更新时间 : 2024/5/24 1:34:22星期一 下面是文章的全部内容请认真阅读。

计算机组成原理

专周报告

成都电子机械高等专科学校计算机工程系

`

目 录

一、项目名称 .............................................................................................................1 二、实验目的 .............................................................................................................1 三、不恢复余数的阵列除法器介绍 .............................................................................1 四、逻辑流程图及原理 ...............................................................................................3

算法流程 .......................................................................................................................... 3 粗框图 .............................................................................................................................. 4 CSA逻辑结构图 ............................................................................................................. 4 原理分析 .......................................................................................................................... 5 五、实例结果及求解过程 ...........................................................................................8

实例结果图 ...................................................................................................................... 8 实例求解过程 .................................................................................................................. 9 六、心得体会: ....................................................................................................... 10

第1页

计算机组成原理专周报告

一、项目名称

原码阵列除法器

二、实验目的

1)理解原码阵列除法运算的规则。

2)掌握原码阵列除法器设计思想,设计一个原码阵列除法器。 3)熟悉proteus 7 professional软件的使用。

4)复习巩固课堂知识,将所学知识运用于实际,做到学以致用。

三、不恢复余数的阵列除法器介绍

阵列式除法器是一种并行运算部件,采用大规模集成电路制造,与早期的串行除法器相比,阵列除法器 不仅所需的控制线路少,而且能提供令人满意的高速运算速度。阵列除法器有多种多样形式,如不恢复余数阵列除法器,补码阵列除法器等等。我们所用到的就是不恢复余数的阵列除法器。

设:所有被处理的数都是正的小数(仍以定点小数为例)。不恢复余数的除法也就是加减交替法。在不恢复余数 的除法阵列中,每一行所执行的操作究竟是加法还是减法, 取决于前一行输出的符号与

第1页