《电子技术基础》复习题时序逻辑电路 下载本文

内容发布更新时间 : 2024/6/16 13:38:24星期一 下面是文章的全部内容请认真阅读。

.《电子技术基础》复习题-时序逻辑电路

———————————————————————————————— 作者: ———————————————————————————————— 日期:

2

个人收集整理,勿做商业用途

《电子技术基础》复习题

时序逻辑电路

一、填空题: 1. 具有“置0”、 “置1”、“保持”和“计数功能”的触发器是( ) 2.触发器有门电路构成,但它不同门电路功能,主要特点是:( ) 3.TTL型触发器的直接置0端Rd、置1端Sd的正确用法是( ) 4.按触发方式双稳态触发器分为:( ) 5.时序电路可以由( )组成

6.时序电路输出状态的改变( ) 7.通常寄存器应具有( )功能 8.通常计数器应具有( )功能

9. M进制计数器的状态转换的特点是设初态后,每来( )个CP时,计数器又重回初态。 10.欲构成能记最大十进制数为999的计数器,至少需要( )个双稳触发器。 11. 同步时序逻辑电路中所有触发器的时钟端应 ( ) 。

二、选择题:

1.计数器在电路组成上的特点是( )

a)有CP输入端,无数码输入端 b) 有CP输入端和数码输入端 c) 无CP输入端,有数码输入端

2.按各触发器的状态转换与CP的关系分类,计数器可分为( )计数器。 a)加法、减法和加减可逆 b)同步和异步 c)二、十和M进制 3. 按计数器的状态变换的规律分类,计数器可分为( )计数器。 a)加法、减法和加减可逆 b)同步和异步 c)二、十和M进制 4 按计数器的进位制分类,计数器可分为( )计数器。

a)加法、减法和加减可逆 b)同步和异步 c)二、十和M进制 5. n位二进制加法计数器有( )个状态,最大计数值是( )。

a)2n-1 b)2n c)2n-1

6.分 析 时 序 逻 辑 电 路 的 状 态 表, 可 知 它 是 一 只 ( )。 (a) 二 进 制 计 数 器 (b) 六 进 制 计 数 (c) 五 进 制 计 数 器

C 0 1 2 3 4 5 Q2 0 0 0 1 1 0 Q1 0 0 1 1 1 0 Q0 0 1 1 0 1 0

7. 分 析 如 图 所 示 计 数 器 的 波 形 图, 可 知 它 是 一 只 ( )。 (a) 六 进 制 计 数 器 (b) 七 进 制 计 数 器 (c) 八 进 制 计 数 器