数电仿真实验报告 刘鹏 2009301390078 下载本文

内容发布更新时间 : 2024/5/7 6:26:48星期一 下面是文章的全部内容请认真阅读。

XSC1 VDD 5V J1 Ext Trig+AKey = Space J2 2 1D 4 ~1PR U1A 1Q 5 ~1Q 6 + _ + B _ _ X1 5 V Key = Space J3 3 1CLK 1 ~1CLR 74LS74D Key = Space J4 V1 Key = Space 0.5kHz 5 V

仿真结果真值表: 输入端 CP X X X 1 1

(2) JK触发器仿真电路

~CLR 0 0 1 1 1 ~PR 0 1 0 1 1 D X X X 0 1 现态 Qn 1 0 1 0 0 次态 Qn+1 不确定 不确定 不确定 0 1 VDD 5V J1 +XSC1 Ext Trig+_Key = A J2 B A _ + _ ~1PR 4U1A 1QX1 5 V

Key = B J3 Key = C J4 1 2 31J 5 6 74LS112D 1CLK1K~1Q~1CLR 15 Key = D J5 V1 Key = Space 1kHz 5 V 仿真结果真值表: 输入端 CP X X X 1 1 1 1 1 1 1 1

~CLR 0 0 1 1 1 1 1 1 1 1 1 ~PR 0 1 0 1 1 1 1 1 1 1 1 J X X X 0 0 0 0 1 1 1 1 K X X X 0 0 1 1 0 0 1 1 现态 Qn - 不确定 不确定 0 1 1 0 1 0 1 0 次态 Qn+1 不确定 0 1 0 1 0 0 1 1 0 1 四、思考题

由于D触发器使用方便,JK触发器功能最完善,怎样将JK触发器和D触发器分别转换成T触发器。

T触发器的逻辑表达式为Qn?1?TQn?TQn,JK触发器只需将J,K输入端连接同一信号便可,用D触发器转换成T触发器,则令D?TQ?TQ?T?Q,只需在D输入端前增加一个异或门即可实现。

VDD 5V J1 3 Key = A J2 1 VDD Key = B J3 4 5 Key = C 4AXSC1 Ext Trig+ _ B _ + + U1A _ U2A 2 2 3~1PR1DX1 5 V

1Q5 8 74LS74D 6 74LS136N 1CLK~1Q6~1CLR1 J4 V1 1kHz 5 V Key = Space 0

用D触发器转换的T触发器 VDD5VXSC1J11Key = AVDDJ22Key = B3121J1CLK1K~1Q~1CLR1564~1PR1Q5A+_+B_Ext Trig+_U1A8X15 V 4J45Key = DKey = Space0J574LS112D6V1500 Hz 5 V

五、实验心得 本次实验对D触发器、J触发器、T触发器的逻辑功能进行了复习,了解了74LS74D和74LS112D的逻辑符号和引脚注解,学会了用D触发器和JK触发器转换成T触发器的电路图。

用JK触发器转换的T触发器

实验五 计数器电路仿真实验

一、实验目的

(1)了解计数器的日常应用和分类。

(2)熟悉集成计数器逻辑功能和其各控制端作用。 (3)掌握计数器的使用方法。 二、实验原理

统计输入脉冲个数的过程叫计数。能够完成计数工作的电路称作计数器。计数器的基本功能是统计叫钟脉冲的个数,即实现计数操作,也可用于分频、定时、产生节拍脉冲等。计数器的种类很多,根据计数脉冲引入方式的不同,将计数器分为同步计数器和异步计数器;根据计数过程中计数变化趋势,将计数器分为加法计数器、减法计数器、可逆计数器;根据计数器中计数长度的不同,可以将计数器分为二进制计数器和非二进制计数器(例如十进制、N进制)。

二进制计数器是构成其他各种计数器的基础。按照计数器中计数值的编码方法,用n表示二进制代表,N表示状态位,满足N?2n的计数器称作二进制计数器。74LS161D是常见的二进制加法同步计数器,其功能如表5.1所示。 74LS191D是常见的二进制加/减同步计数器,其功能如表5.2所示。

表5.1 74LS161D功能表(~表示“非”) 输入 ~CLR 0 1 1 1 1

~LOAD X 0 1 1 1 ENT X X 0 0 X ENP X X X X 0 CLK X 1 X X X A X Da X X X B X X X X C X X X X D X X X X QA 0 Da 0 Db 输出 QB QC 0 Dc 计数 保持 保持 QD 0 Dd Db Dc Dd 表5.2 74LS191D功能表(~表示“非”) 输入 ~LOAD 1 1 0 1 若一计数器的计数长度(模)为10,则该计数器称为十进制计数器。74LS62

~CTEN 0 0 X 1 ~U/D 1 0 X X CLK 1 1 X X A X X Da X B X X Db X C X X Dc X D X X Dd X Da QA 输出 QB QC QD 减法 加法 Db Dc Dd 保持 是常见的十进制加法同步计数器,其引脚和功能与74LS161D二进制加法同步计数器类似。

74LS192D是常见双时钟同步十进制加/减计数器。