CADENCEPCB设计笔记 下载本文

内容发布更新时间 : 2024/5/3 21:08:10星期一 下面是文章的全部内容请认真阅读。

***

CADENCE PCB设计笔记 27课:建立电路板 二种方法 方法1:

一,建立机械符号:

1)新建机械符号文件:FILE/NEW/MECHANICAL SYMBOL 2)设置图纸SETUP/DESIGN PARA 3)GRIDS设置

4)建立板框:ADD/LINE/OUTLINE 5)加入定位孔:LAYOUT/PIN

6)加入板边倒角:DIMENSION/CHAMFER OR FILLER

7)长度标注: PATAMETERS设置ISO,标注边框:DIMENSION/LINEDIM,标注倒角:DIMENSION CHAMFER 45度角, RADIO LEADER 圆形倒角

8)设置PACKGE KEEPIN ,ROUT KEEPIN ,ROUT KEEPOUT 并SAVE存盘 二创建电路板:

1)新建电路板文件:FILE/NEW BOARD 2)设置图纸 3)设置GRID

4)添加机械符号:PLACE/MANUALLY PLACEMENT LIST /MECHANI/OUTLINEW 5)添加格式符号:PLACE/MANUALLY PLACEMENT LIST /FORMAT/ 方法2:

1)FILE/NEW建立文件

2)SETUP/DESIGN PARAMETER/DESIGN设置图纸大小 3)ADD/LINE在OUTLINE层加电路板框并输入长度: Command > x 0 0 Command > ix 10 Command > iy 10 Command > ix -10 Command > iy -10

4)MANUFACTURE/DIMENSION/FILLET 进行4个板边导圆角,如果在导完后的圆角想变为直角, OPTION/RADIUS中设为0在点击板边

5)EDIT/Z-COPY 考背OUTLINE 层选ROUTE KEEPIN或直接画出 6)加PACKAGE KEEPIN 同上

7)放板上的定位孔至少与走线保持30MIL以上间距,用ROUT KEEPOUT隔离

1

***

28课:设置层叠结构:

1)SETUP/CROSS SECTION设置层叠结构

2)给电源和地铺内电铜:z-COPY 选择ETCH/GND或VCC层(负片),把动态铜选上就可 29课:

1)导入网表:在导网表之前先设封装路径(SETUP/USET

PREFERENCES/PATHS/LIBRARY/DEVPATH、PADPATH、PSMPATH三个设),之后FILE/IMPORT/LOGIC:TYPE选择CIS,IMPORT DIR选择网表文件位置,之后选择IMPORT CADENCE导入。

30课:手工布局之放置(PLACE/MANUALLY),移动(EDIT/MOVE),和转动元件(MOVE后右击):

31课:原理图与PCB交互布局

1)开启原理图中的通信开关:OPTION/PREFERENCES/MISCELLANEOUS/INTERTOOL下ENABLE 选中,之后点原理图原元,PCB相应点亮 32课:按SCH原理图页面放置元件

1)PLACE/QUICKPLACE 单击PLACE BY SCHEMATIC PAGE NUMBER 选择要放置的页面PLACE 33课:ROM布局

1)在PCB中设置ROM属性: 01-注意不要让PCB的元件全部导出

02-EDIT/PROPERTIES,在右侧FIND/FIND BY NAME 选COMP OR PIN 选择要生成ROM的元件 确定

03-在EDIT PROPERTY 中找到ROOM 在右侧不要选ROOM,之后写入一个ROOM名称

04-在PCB中加ROOM区框:SETUP/OUTLINES/ROOM OUTLINE 之后就可以PCB中画ROM区域

05-在PLACE/QUICKPLACE/PLACE BY ROOM选择ROMM名称PLACE 34 在原理图中设置ROOM:

01-打开原理图,选中要设ROOM的元件,右击EDIT PROPERTIES/CADENCE ALLEGRO/ROOM在里写入ROOM名 02-重新生成NETLIST

03-进入PCB重新导入NETLIST

04-在PCB中加ROOM区框:SETUP/OUTLINES/ROOM OUTLINE 之后就可以PCB中画ROM区域

2

***

05-在PLACE/QUICKPLACE/PLACE BY ROOM选择ROMM名称PLACE 35课:QUICKPLACE 快速放置元件适用于手工摆放

1)移动指定元件:点击EDIT/MOVE后在右边FIND/FIND BY NAME SYMBOL OR PIN 下输入元件号 36课: 布局介绍 37课:约速规则设置,简介 38课:

1)间距规则(SPACING) 2)线宽和过孔(PHYSICAL)

3)指定某条网络的线宽:PHYSICAL/NET/ALL LAYERS/选择指定网络直接修改,或右击生成ECSET后,可以在别的网络中应用,也可在ALL LAYERS 中右击创建EC SET后,应用到各网络

39)ECSET的应用,可以零活设某条网络 40课:绘制约速区域(多用于BGA出线)

1)在右边OPTION选项中CON,,,REGION/ 设置,之后ADD/选任一种画图工具,画出想要约束的面积,

2)选择SETUP/CON约束管理器,在PHYSICAL/REGION下右击创建一 REGION ECSET,设置好约速RULER

3)选择SHAPE/SLETE SHAPE OR VOID 在右边OPTION/ASSIGN TO RGEION 下选择刚创键的ECSET名称 41课:XNET及总线创建 1) xnet

2)创建总线:选中,右击选创建总线 42创建TOP结构,地址总线T形连接 方法1:(不实用)

1)LOGIC/NET SCHEDULD 设置T形连接点进行创键,如果想删除选择LOGIC/NET SCHEDULD右击选UNSCHEULD后在点击网络就可

2)T形网络做好后,就可在约束管理器看到USER定义的网络,然后右击这个网络CREAT/EC/SET,设好在可在ELECTRICAL CONSTRAINT SET/ALL CONSTRAINTS/USER-DEFINED见到设好的规则

3