1-7章习题汇总 及解答 下载本文

内容发布更新时间 : 2024/12/25 10:55:29星期一 下面是文章的全部内容请认真阅读。

第二章习题答案

一、填空:

1、由TTL门组成的电路如图7.1-2所示,已知它们的输入短路电流为Iis=1.6mA,高电平输入漏电流IiH=40?A。试问:当A=B=1时,G1的 灌 电流(拉,灌)为 3.2mA ;A=0时,G1的 拉 电流(拉,灌)为120?A。

2、TTL门电路输入端悬空时,应视为 高电平 ;(高电平,低电平,不定)此时如用万用表测量其电压,读数约为 1.4V (3.6V,0V,1.4V)。

3、集电极开路门(OC门)在使用时须在 输出与电源 之间接一电阻(输出与地,输出与输入,输出与电源)。

4、CMOS门电路的特点:静态功耗 极低 (很大,极低);而动态功耗随着工作频率的提高而 增加 (增加,减小,不变);输入电阻 很大 (很大,很小);噪声容限 高 (高,低,等)于TTL门。 二、

A5V&A100图2.2-1A&1MA1A=1VDD图2.2-2B\A&1A=1A&\A&&1M1TG

三、要实现图7.3中各TTL门电路输出端所示的逻辑关系各门电路的接法是否正确?如不正确,请予更正。

ABC=1F=A+B+CABCDABC=1&&Ec&&F=AB+CD=1F=A+B+CABCDF=AB+CDAB&\A=1F=ABBX&1F=AX+BX&100k(改为100欧姆)

图7.3

四、 C 1 S通 UO1 =1.4V S断 UO1 =0V 1 0 0 UO2 =0.2V UO1 =3.6V UO2 =0.2V UO2 =0.2V UO1 =3.6V UO2 =0.2V 五、

C10Vtuo10V

t

第3章 组合数字电路(红色的为非重点)

3-1 分析图3.1所示电路的逻辑功能,写出输出的逻辑表达式,列出真值表,说明其逻辑功能。

&AB&&&&&&YC图3.1

Y?ABC?ABC?ABC?ABC??m(0,3,5,6)?A?B?C

3-2 图3.2是由3线/8线译码器74LS138和与非门构成的电路,试写出P1和P2的表达式,列出真值表,说明其逻辑功能。

74LS138&BIN/OCTP1CBA\0123445&EN6712&&1P2

图3.2 P1=

?m(0,7)?ABC?ABC

P2=

?m(1,2,3,4,5,6)?AB?BC?AC

YG1G0A42G071EN3-3 图3.3是由八选一数据选择器构成的电路,试写出当G1G0为各种不同的取值时的输出

Y的表达式。

QMUX0 1 2 3 4 5 6 7\B

图3.3

结果如下表: G1 G0 Y 0 0 0 1 1 0 A A?B AB 1 1 A?B

3-4 某水仓装有大小两台水泵排水,如图3.9所示。试设计一个水泵启动、停止逻辑控制电路。具体要求是当水位在H以上时,大小水泵同时开动;水位在H、M之间时,只开大泵;水位在M、L之间时,只开小泵;水位在L以下时,停止排水。

(列出真值表,写出与或非型表达式,用与或非门实现,注意约束项的使用) 1.真值表: 2卡诺图 3.表达式:F2=M,

F1=ML?H?MH?LH(或按虚线框得HM?L)

H M L 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 F2 F1 0 0 0 1 × × 1 0 × × × × × × 1 1 F2HML0F1000011101110HML000001111011011

3-5 仿照全加器设计一个全减器,被减数A,减数B,低位来的借位J0,差为D,向上一位的借位为J。要求:

1、列出真值表,写出D、J的表达式; 2、用最小项译码器74LS138实现; 3、用双四选一数据选择器实现。 1、真值表 A B J0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 D J 0 0 1 1 1 1 0 1 1 0 0 0 0 0 1 1 0D=

?m(1,2,4,7)?A?B?J&&&&& J?,7A)?B?J?m(1,2,3?0?AB

2、用二输入与非门实现

&&&&ABDJ0

3、用74LS138实现 4、用双四选一数据选择器实现

D74LS138JQMUX0 1 2 3 0 1 2 3\J02ENJJ0BA\0123445&EN6712BIN/OCTQ&&DAB210G31ENJ

3-6 试用最小项译码器74LS138和和一片74LS00实现逻辑函数: P1 (A,B)= P2 (A,B)=

?m(0,3)

,,3) ?m(12