#《计算机组成原理》在线测试题 下载本文

内容发布更新时间 : 2024/7/4 21:36:23星期一 下面是文章的全部内容请认真阅读。

《计算机组成原理》在线测试题

、单选题(共 40 道试题,共 80 分。) 1. 在运算器中不包含______。 A. 状态寄存器; B. 数据总线; C. ALU;

D. 地址寄存器。 满分:2 分

2. 计算机执行乘法指令时,由于其操作较复杂,需要更多的时间,通常采用______控制方式。

A. 延长机器周期内节拍数的; B. 异步;

C. 中央与局部控制相结合的; D. 同步;

满分:2 分

3. 基址寻址方式中,操作数的有效地址是______。 A. 基址寄存器内容加上形式地址(位移量); B. 程序计数器内容加上形式地址; C. 变址寄存器内容加上形式地址; D. 寄存器内容加上形式地址。 满分:2 分

4. 存放欲执行指令的寄存器是______。 A. MAR; B. PC; C. MDR; D. IR。

满分:2 分

5. 总线通信中的同步控制是______。 A. 只适合于CPU控制的方式; B. 由统一时序控制的方式;

C. 只适合于外围设备控制的方式; D. 只适合于主存。 满分:2 分

6. 以下______是错误的。

A. 中断服务程序可以是操作系统模块;

B. 中断向量就是中断服务程序的入口地址; C. 中断向量法可以提高识别中断源的速度;

D. 软件查询法和硬件法都能找到中断服务程序的入口地址。 满分:2 分

7. 在CPU的寄存器中,______对用户是完全透明的。 A. 程序计数器; B. 指令寄存器; C. 状态寄存器; D. 通用寄存器。

满分:2 分

8. 浮点数的表示范围和精度取决于______ 。 A. 阶码的位数和尾数的机器数形式; B. 阶码的机器数形式和尾数的位数; C. 阶码的位数和尾数的位数;

D. 阶码的机器数形式和尾数的机器数形式。 满分:2 分

9. 以下叙述______是错误的。

A. 一个更高级的中断请求一定可以中断另一个中断处理程序的执行; B. DMA和CPU必须分时使用总线; C. DMA的数据传送不需CPU控制; D. DMA中有中断机制。 满分:2 分

10. 采用变址寻址可扩大寻址范围,且______。

A. 变址寄存器内容由用户确定,在程序执行过程中不可变; B. 变址寄存器内容由操作系统确定,在程序执行过程中可变; C. 变址寄存器内容由用户确定,在程序执行过程中可变;

D. 变址寄存器内容由操作系统确定,在程序执行过程不中可变; 满分:2 分

11. 垂直型微指令的特点是______。 A. 微指令格式垂直表示; B. 控制信号经过编码产生; C. 采用微操作码; D. 采用微指令码。 满分:2 分 12. DMA接口______。

A. 可以用于主存与主存之间的数据交换; B. 内有中断机制;

C. 内有中断机制,可以处理异常情况; D. 内无中断机制。 满分:2 分

13. 由编译程序将多条指令组合成一条指令,这种技术称做_______。 A. 超标量技术; B. 超流水线技术; C. 超长指令字技术; D. 超字长。

满分:2 分

14. 下列说法中______是正确的。 A. 加法指令的执行周期一定要访存; B. 加法指令的执行周期一定不访存;

C. 指令的地址码给出存储器地址的加法指令,在执行周期一定访存; D. 指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。 满分:2 分

15. DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,

CPU再恢复工作,这种情况称作______。 A. 停止CPU访问主存; B. 周期挪用;

C. DMA与CPU交**访问; D. DMA。

满分:2 分

16. DMA访问主存时,向CPU发出请求,获得总线使用权时再进行访存,这种情况称作______。

A. 停止CPU访问主存; B. 周期挪用;

C. DMA与CPU交**访问; D. DMA。

满分:2 分

17. 下列描述中______是正确的。

A. 控制器能理解、解释并执行所有的指令及存储结果;

B. 一台计算机包括输入、输出、控制、存储及算逻运算五个单元; C. 所有的数据运算都在CPU的控制器中完成; D. 以上答案都正确。 满分:2 分

18. 在独立请求方式下,若有N个设备,则______。 A. 有一个总线请求信号和一个总线响应信号; B. 有N个总线请求信号和N个总线响应信号; C. 有一个总线请求信号和N个总线响应信号; D. 有N个总线请求信号和一个总线响应信号。 满分:2 分

19. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为(A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址

满分:2 分

20. 主存和CPU之间增加高速缓冲存储器的目的是______。 A. 解决CPU和主存之间的速度匹配问题; B. 扩大主存容量;

C. 既扩大主存容量,又提高了存取速度; D. 扩大辅存容量。 满分:2 分

21. 以下叙述中错误的是______。 A. 指令周期的第一个操作是取指令;

B. 为了进行取指令操作,控制器需要得到相应的指令; C. 取指令操作是控制器自动进行的; D. 指令第一字节含操作码。 满分:2 分

22. 用以指定待执行指令所在地址的是______。

)A. 指令寄存器; B. 数据计数器; C. 程序计数器; D. 累加器。

满分:2 分

23. 下列叙述中______是错误的。

A. 采用微程序控制器的处理器称为微处理器;

B. 在微指令编码中,编码效率最低的是直接编码方式;

C. 在各种微地址形成方式中,增量计数器法需要的顺序控制字段较短; D. CMAR是控制器中存储地址寄存器。 满分:2 分

24. 响应中断请求的条件是______。 A. 外设提出中断;

B. 外设工作完成和系统允许时;

C. 外设工作完成和中断标记触发器为“1”时; D. CPU提出中断。 满分:2 分

25. EPROM是指( ) A. 读写存储器 B. 只读存储器

C. 可编程的只读存储器

D. 可擦除可编程的只读存储器 满分:2 分 26. 直接、间接、立即三种寻址方式指令的执行速度,由快至慢的排序是______。 A. 直接、立即、间接; B. 直接、间接、立即; C. 立即、直接、间接; D. 立即、间接、直接。 满分:2 分

27. 在中断周期中,将允许中断触发器置“0”的操作由______完成。 A. 硬件;

B. 关中断指令; C. 开中断指令; D. 软件。

满分:2 分

28. 计算机中表示地址时,采用______ 。 A. 原码; B. 补码; C. 反码; D. 无符号数。

满分:2 分

29. 常用的虚拟存储器寻址系统由______两级存储器组成。 A. 主存-辅存; B. Cache-主存;

C. Cache-辅存; D. 主存—硬盘。 满分:2 分

30. 三种集中式总线控制中,______方式对电路故障最敏感。 A. 链式查询;

B. 计数器定时查询; C. 独立请求; D. 以上都不对。 满分:2 分

31. 微程序放在______中。 A. 存储器控制器; B. 控制存储器; C. 主存储器; D. Cache。

满分:2 分

32. 下述说法中______是正确的。

A. 半导体RAM信息可读可写,且断电后仍能保持记忆;

B. 半导体RAM是易失性RAM,而静态RAM中的存储信息是不易失的;

C. 半导体RAM是易失性RAM,而静态RAM只有在电源不掉时,所存信息是不易失的。

D. 两者所存信息都是不易失的。 满分:2 分

33. CPU响应中断的时间是______。 A. 中断源提出请求; B. 取指周期结束; C. 执行周期结束; D. 间址周期结束。 满分:2 分

34. 运算器由许多部件组成,其核心部分是______。 A. 数据总线;

B. 算术逻辑运算单元; C. 累加寄存器; D. 多路开关。

满分:2 分

35. 直接寻址的无条件转移指令功能是将指令中的地址码送入______。 A. PC;

B. 地址寄存器; C. 累加器; D. ALU。

满分:2 分

36. 以下叙述中______是错误的。

A. 取指令操作是控制器固有的功能,不需要在操作码控制下完成; B. 所有指令的取指令操作都是相同的;

C. 在指令长度相同的情况下,所有指令的取指操作都是相同的;