数字闹钟课程设计报告-数字时钟课程设计 下载本文

内容发布更新时间 : 2024/11/14 11:06:50星期一 下面是文章的全部内容请认真阅读。

数字电路实验课程设计报告

数字闹钟

1

第一部分 设计任务

1.1设计任务

设计、制作一个带有校时功能、可定时起闹的数字闹钟。 1.2设计指标

1、 有“时”、“分”十进制显示,“秒”使用分个位数码管上的DP点显

示。

2、 计时以24小时为周期。(23:59→00:00) 3、 具有校时电路,可进行分、时较对。

4、 走时过程能按预设的定时时间(精确到小时)启动闹钟产生闹铃,

闹铃响时约3s。

2

第二部分 设计方案

2.1总体设计方案说明 系统组成:

秒信号发生器:由LM555构成多谐振荡器 走时电路:计数器和与非门组成 校时电路:秒信号调节

闹钟电路:跳线的方法 由计数器、译码器、组合逻辑电路、单稳态电路组成

显示电路:译码器 数码管

模块结构与方框图

3

第三部分 电路设计与器件选择

3.1 秒信号发生器 3.1.1模块电路及参数计算

3.1.2工作原理和功能说明

3.1.3器件说明

4

TPH?0.7(R1?R2)Cf?1TPL?0.7R2CT?1HzT?TPH?TPL?0.7(R1?2R2)C提供秒脉冲

取R1=1.5K,R2=2.4K

C=220uF T≈1S 内部电路组成 :

(1)分压器(3个R)

(2)电压比较器

(A1、A2)

(3)RS触发器

(4) 反相器

(5) 晶体管 T

1端GND 地

2端TR 低电平触发输入 3端UO 输出

4端RD 直接清0

5端CV 电压控制,不用 时经0.01?F电容 接地

6端TH 高电平触发输入 7端D 三极管集电极 8端VCC 电源(4.5V~18V)

3.2走时电路设计

3.2.1模块电路及参数计算

包括秒计时器、分计时器、时计时器,每一部分由两片计数器级联构成。

(1).秒计时器:十进制与六进制级联而成,由两片74LS163 和与非门实现。

(2).分计时器:同秒计时器。

(3).时计时器:模24,计数显示00~23。由两片74LS160和与非门实现。

3.2.2工作原理及功能说明

秒分计时器原理

5