版图设计实验报告 微电子学 下载本文

内容发布更新时间 : 2024/12/27 11:30:13星期一 下面是文章的全部内容请认真阅读。

版图设计实验报告

一、实验名称:

两级运算放大器的版图设计

二、实验目的:

1、掌握模拟CMOS集成电路的设计方法 2、掌握模拟CMOS集成电路的版图设计方法

三、实验要求:

1、设计对象为单端输出的两级运算放大器电路,其性能为: (1)、负载电容为CL=15pf,负载电阻为RL=100K欧; (2)、电源VDD=5V; (3)、增益带宽积CBW大于40MHZ; (4)、增益AVO大于80DB; (5)、相位裕都PM大于65; (6)、输入摆幅大于3V,输出摆幅尽量大;

2、查阅相关资料,学习模拟CMOS集成电路版图的设计技巧

3、完成两级运算放大器的版图设计,注意版图的对称性和隔离的设计,完成版图的DRC验证;

4、要求设计的版图满足电路的功耗,性能,功能,面积合理,美观。

四、设计对象

1

仿真后MOS管的宽长比如下图: MOS管 M1.M2 M3.M4 M5.M6 M7.M8 M9 L/um 0.6 1.8 0.8 0.8 1.2 W/um 10 8 7 7 16 8 16 10 M 4 8 4 4 4 8 16 10 Total W/um 40 64 28 28 64 64 56 40 M10.M11 1.5 M12 M13 1.2 0.6 备注:

电阻:R1为180欧 电容:C1为2.62pf

五、实验步骤

1、观察模型文件(.SCS文件)或通过对CMOS管点单电路的DC分析并查看MOS管的直流工作点参数,得到PMOS,NMOS的基工艺参数(TOX,Cox,VthN,VthP等) 2、确定具体的设计方案

3、在schematic中画出电路图 4、开始设计电路的版图

5、修改版图,使之通过DRC验证 6、优化版图使面积合理、美观 六、实验结果

2

面积:120*180=22680(um)

七、实验心得

以前做过很多次版图设计,相比较这次来说,这次设计的版图是最复杂的,包括8个PMOS和5个NMOS,而且每个MOS管得数量又不一样,相对难度比较大,首先分析了整个电路和MOS管的数量,然后由易到难,先画数量少的MOS管,把所有的MOS管的版图都画出来。然后进行连线,这个环节非常麻烦,要保持最小尺寸,还要看清楚源漏栅的连接位置,非常考验人的细心程度,当用金属盒POLY都连完的时候,进行DRC验证,开始是满篇的错误,然后又开始用最小距离进行修改,当看着图上的错误越来越少,很有成就感,其实就版图设计这几次的实验设计而言,感觉收获很多,培养做事要细心和耐心,这在以后的学习生活中,对我很重要。

3