内容发布更新时间 : 2024/12/23 3:28:27星期一 下面是文章的全部内容请认真阅读。
最大4K地址空间为系统程序区,选用2片2K×8位ROM芯片;(1分) 相邻的4K地址空间为系统程序工作区,选用2片4K×4位RAM芯片;(1分) 最小16K地址空间为用户程序区,选用2片8K×8位RAM芯片。(1分) (3)存储芯片的片选逻辑图(5分)
+5VG1G2AG2BCBAY7&&&1&&MREQA15A14A13Y1Y0A12A11A10A0CPU8K×8位RAM8K×8位RAM4K×4位RAM4K×4位RAM2K×8位ROM2K×8位ROMD7D4D3D0WR
A14A15MREQA13A12A11A10A9A0G1G2AG2BCBAY5&Y4A10A02K?8位ROMA91K?4位RAMA0A9A01K?4位RAMD0D7D4D3D0WRD7D0D7D4D3
计算机组成原理试题(二)
一、选择题 (共 20题,每题1分, 共 20 分)
1. 在下列机器数___B___中,零的表示形式是唯一的。 A.原码 B.补码 C.反码 D.原码和反码
2. CRT的分辨率为1024×1024,颜色深度为8位,则刷新存储器的存储容量是___B___。 A.2MB B.1MB C.8MB D.1024B
3. 在定点二进制运算器中,减法运算一般通过___D___来实现。
A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器
4. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为___B___。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址
5. 信息只用一条传输线 ,且采用脉冲传输的方式称为__A____。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 6. 和外存储器相比,内存储器的特点是___C___。
A.容量大、速度快、成本低 B.容量大、速度慢、成本高 C.容量小、速度快、成本高 D.容量小、速度快、成本低 7. CPU响应中断的时间是___C___。
A.中断源提出请求 B.取指周期结束 C.执行周期结束。 8. EPROM是指___C___。
A. 读写存储器 B. 只读存储器
C. 可编程的只读存储器 D. 光擦除可编程的只读存储器 9. 下列数中最小的数是__B____。 A.(1101001)2 B.(52)8 C.(133)8 D.(30)16
10. 假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是___D___。 A.11001011 B.11010110 C.11000001 D.11001001
11. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用___C___。
A. 堆栈寻址方式 B. 立即寻址方式 C.隐含寻址方式 D. 间 接寻址方式
12. 用于对某个寄存器中操作数的寻址方式称为___C___寻址。 A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接 13. 中央处理器(CPU)包含_C_____。 A.运算器 B.控制器
C.运算器、控制器和cache D.运算器、控制器和主存储器 14. 在CPU中跟踪指令后继地址的寄存器是__B____。
A.主存地址寄存器 B.程序计数器 C.指令寄存器 D.状态 条件寄存器
15. 在集中式总线仲裁中,__C____方式响应时间最快。
A.链式查询 B.计数器定时查询 C.独立请求 D.以上三种相同 16. PCI总线的基本传输机制是__D____。
A.串行传输 B.并行传输 C.DMA式传输 D.猝发式 传输
17. 中断向量地址是___B___。 A.子程序入口地址 B.中断服务子程序入口地址 C.中断服务子程序出口地址 D.中断返回地址
18. CD-ROM是___C___型光盘。
A.一次 B.重写 C.只读
19. 某计算机字长是16位,它的存储容量是1MB,按字编址,它的寻址范围是___A___。 A.512K B.1M C.512KB
20.一个16K×32位的存储器,其地址线和数据线的总和是___B___。 A.48 B.46 C.36 D.40
二、填空题(共 7 题,每空1分, 共20分)
1. 计算机系统是由______和软件两大部分组成,软件又分为_______和________。 2. 系统总线按传输信息的不同分为地址总线、________、_________三大类。
3. 四位二进制补码所能表示的十进制整数范围是______至______。 4. 半导体SRAM靠______存储信息,半导体DRAM靠______存储信息。 5. 动态RAM的刷新方式通常有_______、________、_______三种。 6. 完整的指令周期包括取指、______、______、_____四个子周期,影响指令流水线性能的三种相关分别是______相关、_______相关和控制相关。 7. Cache和主存地址的映射方式有__________、__________、_________ 三种。
三、简答题(共 2题,每题5分, 共10分) 1.什么叫指令?什么叫指令系统?
2. 一次程序中断大致可分为哪几个阶段?
四、应用题(共 5 题,每题10 分, 共 50 分)
1. 设某机主频为8MHz,每个机器周期平均含2个时钟周期,每条指令平均有2.5个机器周期,试问该机的平均指令执行速度为多少MIPS?若机器主频不变,但每个机器周期平均含4个时钟周期,每条指令平均有5个机器周期,则该机的平均指令执行速度又是多少MIPS?由此可得出什么结论?
2.设某机有四个中断源A、B、C、D,其硬件排队优先次序为A,B,C,D,现要求将中断处
理次序改为D,A,C,B。(1)写出每个中断源对应的屏蔽字。
(2)按下图时间轴给出的四个中断源的请求时刻,画出CPU执行程序的轨迹。设每个中断源的中断服务程序时间均为20s。
3.设机器数字长为8位(含一位符号位),若A = +15,B = +24,求[A+B]补 和[A-B]补并还原成真值。
4. 某机字长16位,存储字长等于指令字长,若存储器直接寻址空间为128字,变址时的位移量为-64~+63,16个通用寄存器可作为变址寄存器。设计一套指令格式,满足下列寻址类型的要求。
(1)直接寻址的二地址指令3条; (2)变址寻址的一地址指令6条; (3)寄存器寻址的二地址指令9条; (4)直接寻址的一地址指令13条。
5.设CPU共有16根地址线,8根数据线,并用-MREQ(低电平有效)作访存控制信号,R/-W作读写命令信号(高电平为读,低电评为写)。现有8片8KX8位的RAM芯片与CPU相连,试回答: (1)用74138译码器画出CPU与存储芯片的连接图;( 2)写出每片RAM的地址范围;( 3)根据图(1),若出现地址线A13与CPU断线,并搭接到高电平上,将出现什么后果?