用verilog实现任意倍分频器的方法 下载本文

内容发布更新时间 : 2024/11/5 16:40:24星期一 下面是文章的全部内容请认真阅读。

用verilog语言写的任意整数的分频器

占空比:对于一串理想的脉冲序列中(如方波),正脉冲的持续时间与脉冲总周期的比值,叫做这个方波的占空比。

分频分为奇分频和偶分频

第一,偶数倍分频:偶数倍分频应该是大家都比较熟悉的分频,通过计数器计数是完全可以实现的。如进行N倍偶数分频,那么可以通过由待分频的时钟触发 计数器计数,当计数器从0计数到N/2-1时,输出时钟进行翻转,并给计数器一个复位信号,使得下一个时钟从零开始计数。以此循环下去。这种方法可以实现 任意的偶数分频。 第二:奇数倍分频:奇数倍分频常常在论坛上有人问起,实际上,奇数倍分频有两种实现方法:首先,完全可以通过计数器来实现,如进行三分频,通过待分频时钟 上升沿触发计数器进行模三计数,当计数器计数到邻近值进行两次翻转,比如可以在计数器计数到1时,输出时钟进行翻转,计数到2时再次进行翻转。即是在计数 值在邻近的1和2进行了两次翻转。这样实现的三分频占空比为1/3或者2/3。如果要实现占空比为50%的三分频时钟,可以通过待分频时钟下降沿触发计 数,和上升沿同样的方法计数进行三分频,然后下降沿产生的三分频时钟和上升沿产生的时钟进行相或运算,即可得到占空比为50%的三分频时钟。这种方法可以 实现任意的奇数分频。归类为一般的方法为:对于实现占空比为50%的N倍奇数分频,首先进行上升沿触发进行模N计数,计数选定到某一个值进行输出时钟翻 转,然后经过(N-1)/2再次进行翻转得到一个占空比非50%奇数n分频时钟。再者同时进行下降沿触发的模N计数,到和上升沿触发输出时钟翻转选定值相 同值时,进行输出时钟时钟翻转,同样经过(N-1)/2时,输出时钟再次翻转生成占空比非50%的奇数n分频时钟。两个占空比非50%的n分频时钟相或运 算,得到占空比为50%的奇数n分频时钟。另外一种方法:对进行奇数倍n分频时钟,首先进行n/2分频(带小数,即等于(n-1)/2+0.5),然后再 进行二分频得到。得到占空比为50%的奇数倍分频。 下面讲讲进行小数分频的设计方法:

第三 ,小数分频:首先讲讲如何进行n+0.5分频,这种分频需要对输入时钟进行操作。基本的设计思想:对于进行n+0.5分频,首先进行模n的计数,在计数到 n-1时,输出时钟赋为‘1’,回到计数0时,又赋为0,因此,可以知道,当计数值为n-1时,输出时钟才为1,因此,只要保持计数值n-1为半个输入时 钟周期,即实现了n+0.5分频时钟,因此保持n-1为半个时钟周期即是一个难点。从中可以发现,因为计数器是通过时钟上升沿计数,因此可以在计数为n- 1时对计数触发时钟进行翻转,那么时钟的下降沿变成了上升沿。即在计数值为n-1期间的时钟下降沿变成了上升沿,则计数值n-1只保持了半个时钟周期,由 于时钟翻转下降沿变成上升沿,因此计数值变为0。因此,每产生一个n+0.5分频时钟的周期,触发时钟都是要翻转一次。设计思路如下:

下面是任意正整数的分频/*此时举例是6倍频*/ //divn.v / Verilog

module divn ( input clk, input rst_n, output o_clk );

parameter WIDTH = 3; parameter N = 6;

reg [WIDTH-1:0] cnt_p;// 上升沿计数单位 reg [WIDTH-1:0] cnt_n;// 下降沿计数单位 reg clk_p;// 上升沿时钟 reg clk_n;// 下降沿时钟

assign o_clk = (N == 1) ? clk :

(N[0]) ? (clk_p | clk_n) : (clk_p);//其中N==1是判断不分频,N[0]是判断是奇数还是偶数,若为1则是奇数分频,若是偶数则是偶数分频。

always@(posedge clk or negedge rst_n) begin if (!rst_n) cnt_p <= 0;

else if (cnt_p == (N-1)) cnt_p <= 0; else

cnt_p <= cnt_p + 1; end

always@(posedge clk or negedge rst_n) begin if (!rst_n)

clk_p <= 1;//此处设置为0也是可以的,这个没有硬性的要求,不管是取0还是取1结果都是正确的。 else if (cnt_p < (N>>1))/*N整体向右移动一位,最高位补零,其实就是N/2,不过在计算奇数的时候有很明显的优越性*/ clk_p <= 1; else

clk_p <= 0; end

always@(negedge clk or negedge rst_n) begin if (!rst_n) cnt_n <= 0;

else if (cnt_n == (N-1)) cnt_n <= 0; else

cnt_n <= cnt_n + 1; end

always@(negedge clk or negedge rst_n) begin if (!rst_n) clk_n <= 1;

else if (cnt_n < (N>>1)) clk_n <= 1; else

clk_n <= 0; end

endmodule

testbench.v

divn_tb.v / Verilog

`timescale 1ns/10ps module divn_tb; reg clk; reg rst_n; wire o_clk;