数字电路实验指导书 下载本文

内容发布更新时间 : 2024/5/5 4:34:34星期一 下面是文章的全部内容请认真阅读。

(2)74LS48的脚16到VCC连线开路;

(3)74LS90脚6、7到地线开路;

(4)74LS90脚1到74LS48脚2连线开路。

五、实验注意事项

1、集成块功能端有效的状态。

2、实现其他进制计数器的时候注意中断状态和反馈线的处理

六、实验结论

用复位法构成的N进制计数器,方法简便,但可靠性差。例如构成九进制计数器,如图11-6(a)“1001”状态出现时间短暂,因而清零脉冲也很窄,加之计数器内部的各触发器性能差异。极易造成循环不正常。为了克服这一弊端,可采用改进电路,如图11-6(b),图中

Q3?Q0?0作为RS触发器中G1的触发信号。使Q=1并保持,直至下一个CP计数脉冲高电平

到来。触发器翻转,Q=0。使清零脉冲宽度与CP低电平宽度相等。电路有足够的时间清零。

用反馈复位法可以方便地得到N进制计数器。

(a) (b)

图11-6

41

实验十二 寄存器功能测试及应用

一、实验目的

1、熟悉寄存器的电路结构和工作原理,

2、掌握集成移位寄存器74LS194的逻辑功能和使用方法。

二、实验设备及器件

1、数字逻辑电路实验箱 2、74LS74双D触发器 2片 3、74LS04六反相器1片。

4、74LS194四位双向通用移位寄存器1片。

三、实验原理

移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。既能左移又能右移的称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位要求。根据移位寄存器存取信息的方式不同分为:串入串出、串入并出、并入串出、并入并出四种形式。

本实验选用的4位双向通用移位寄存器,型号为CC40194或74LS194,两者功能相同,可互换使用,其逻辑符号及引脚排列如图12-1所示。功能表如表12-1所示。

图12-1 74LS194引脚排列

其中 D0、D1 、D2 、D3为并行输入端;Q0、Q1、Q2、Q3为并行输出端;SR 为右移串行输入端,SL 为左移串行输入端;S1、S0 为操作模式控制端;CR为直接无条件清零端;CP为时钟脉冲输入端。

表12-1

输 入 功能 CP 清除 送数 右移

× ↑ ↑ 输 出 D2 × c × D3 × d × Q0 0 a DSR Q1 0 b Q0 Q2 0 c Q1 Q3 0 d Q2 CR 0 1 1 S1 × 1 0 S0 × 1 1 SR × × DSR SL × × × DO × a × 42

D1 × b × 左移 保持 ↑ ↑ 1 1 1 0 0 0 × × DSL × × × × × × × × × Q1 n Q0Q2 n Q1Q3 n Q2n Q2DSL n Q3保持 ↓ 1 × × × × × × × × n Q0n Q1n Q3

四、实验内容与步骤

1、利用两块74LS74(四个D触发器)构成一个单向的移位寄存器。 参照图12-2搭接电路,观察并记录结果于表12-2。

CP 消除 1 D Q F 0 Q Q0 Q1 Q2 Rd Q3

串入 Dn D Q F 1 Q D Q F 2 Q D Q F 3 Q 串出

图12-2 右移移位寄存器

表12-2

输入数据 CP D 0 1 2 3 4

2、验证74LS194的功能,观察左移、右移功能。 按图12-3接线,CR、S1、S0、SL、SR、D0、 D1、D2、D3分别接至逻辑开关的输出插口;Q0、 Q1、Q2、Q3接至逻辑电平显示输入插口。CP端 接单次脉冲源。按表12-1所规定的输入状态, 逐项进行测试。

0 1 0 1 1 右移移位寄存器输出 Q3 0 Q2 0 Q1 0 Q0 0

图12-3 74LS194逻辑功能测试

43

3、用74LS194组成七位串行输入转换为并行输出电路。

按图12-4接线,进行右移串入、并出实验,串入数码自定;改接线路用左移方式实现并行输出。

图12-4 串并转换电路

转换前,CR端加低电平,使1、2两片寄存器的内容清0,此时S1S0=11,寄存器执行并行输入工作方式。当第一个CP脉冲到来后,寄存器的输出状态Q0~Q7为01111111,与此同时S1S0变为01,转换电路变为执行串入右移工作方式,串行输入数据由1片的SR端加入。随着CP脉冲的依次加入,输出状态的变化可列在表12-3中。

表12-3

CP 0 1 2 3 4 5 6 7 8 9 Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 0 0 dO d1 d2 d3 d4 d5 d6 0 0 1 0 d0 d1 d2 d3 d4 d5 1 0 1 1 0 d0 d1 d2 d3 d4 1 0 1 1 1 0 d0 d1 d2 d3 1 0 1 1 1 1 0 d0 d1 d2 1 0 1 1 1 1 1 0 d0 d1 1 0 1 1 1 1 1 1 0 d0 1 0 1 1 1 1 1 1 1 0 1 送数 右 移 操 作 七 次 说明 清零 送数

由表12-3可见,右移操作七次之后,Q7变为0,S1S0又变为11,说明串行输入结束。这时,串行输入的数码已经转换成了并行输出了。

当再来一个CP脉冲时,电路又重新执行一次并行输入,为第二组串行数码转换作好了准备。

五、实验注意事项

1、注意集成块功能端有效的状态。

2、使用移位寄存器的时候注意左移和右移的方向。

44

实验十三 多谐振荡器

一、实验目的

1、 掌握使用门电路构成脉冲信号产生电路的基本方法 2、 学习石英晶体稳频原理和使用石英晶体构成振荡器的方法 二、实验设备及器件 1、+5V直流电源 2、双踪示波器 3、数字频率计

4、74LS00(或CC4011)

5、晶振32768Hz,电位器、电阻、电容若干。

三、实验原理

与非门作为一个开关倒相器件,可用以构成各种脉冲波形的产生电路。电路的基本工作原理是利用电容器的充放电,当输入电压达到与非门的阈值电压VT时,门的输出状态即发生变化。因此,电路输出的脉冲波形参数直接取决于电路中阻容元件的数值。

当要求多谐振荡器的工作频率稳定性很高时,门电路构成的多谐振荡器的精度已不能满足要求。为此常用石英晶体作为信号频率的基准。用石英晶体与门电路构成的多谐振荡器常用来为微型计算机等提供时钟信号。

图13-1所示为常用的晶体稳频多谐振荡器。(a)、(b)为TTL器件组成的晶体振荡电路;(c)、(d)为CMOS器件组成的晶体振荡电路, 一般用于电子表中,其中晶体的f0=32768Hz。

图13-1(c)中,门1用于振荡,门2用于缓冲整形。Rf是反馈电阻,通常在几十兆欧之间选取, 一般选22MΩ。R起稳定振荡作用,通常取十至几百千欧。C1是频率微调电容器,C2用于温度特性校正。

foC10.05μ&0.05μC2RRC10.047μ&fo1.2K&1.2K&C2680P&fofo

(a) f0 =几MHz~几十MHz (b) f0 =100KHz(5KHz~30MHz)

45