内容发布更新时间 : 2024/12/26 23:52:32星期一 下面是文章的全部内容请认真阅读。
《微机原理与接口技术》习题1 一、 填空题: 1 . 8086CPU的数据线和低16位地址线是以_____________方式轮流使用的。 2 . CPU中的总线接口部件BIU,根据执行部件EU的要求,完成________与 _______或_______的数据传送。 3 . EPROM2764,其存储容量为8Kx8位,共有 根数据线, 根地址线。用它组成64KB的ROM存储区 共需 片芯片,进行 扩充。 4、可编程接口芯片8253有 个 位的计数通道,每个通道有 种工作方式可供选择。若8253采用BCD码计数 且CLK0接1.5MHz的时钟,欲使OUT0产生频率为30Hz的方波信号,则8253的计数值应为 ,应选用的工作方式是 。 5 . 对于8259A的中断请求寄存器IRR,当某一个IRi端呈现___________时,则表示该端有中断请求。 6 . 若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对应的中断类型码为______。 7 . 在存储器的层次结构中,越远离CPU的存储器,其存取速度_______,存储容量________,价格________。 8 . CPU从I/O接口的_________寄存器中获取外部设备的“忙”、“闲”和“准备好”等信息。CPU通过I/O接口中 的_________寄存器向外设发出“启动”和“停止”等信号。 二、 单项选择题 1 .某微机最大可寻址的内存空间为16MB,其CPU地址总线至少应有( )条。 A. 32 B. 16 C. 20 D. 24 2 .用8088CPU组成的PC机数据线是( )。 A. 8条单向线 B. 16条单向线 C. 8条双向线 D. 16条双向线 3 .微处理器系统采用I/O端口独立编址时,存储单元与I/O端口是通过( )来区分的。 A. 不同的地址编码 B. 不同的读控制逻辑 C. 不同的写控制逻辑 D. 专用I/O指令 4 .要禁止8259A的IR0的中断请求,则其中断屏蔽操作指令字OCW1应为( )。 A. 80H B. 28H C. E8H D. 01H 5 .在8086环境下,对单片方式使用的8259A进行初始化时,必须放置的初始化命令字为( )。 A. ICW1,ICW2,ICW3 B. ICW1,ICW2,ICW4 C. ICW1,ICW3,ICW4 D. ICW2,ICW3,ICW4 6 .6166为2Kx8位的SRAM芯片,它的地址线条数为( )。 A. 11 B. 12 C. 13 D. 14 7 .在计算机系统中,可用于传送中断请求和中断响应信号的是( )。 A. 地址总线 B. 数据总线 C. 控制总线 D. 都不对 8 .8250芯片是可编程( )接口芯片。 A、定时器; B、中断控制 C、并行通信; D、串行通信 9 . 8位D/A转换器的分辨率能给出满量程电压的( ). A.1/8 B.1/16 C.1/32 D.1/256 腹有诗书气自华
10 . 在异步串行通信中,传送ASCⅡ字符′Z′(′Z′的ASCII码为1011010B),采用1位起始位、1位偶校验位 和l位停止位,此时串行口发送的帧信息为( )A.01011010l1B B.00101101l1B C.0101101001B D.0010110101B 11 .中断向量表占用内存地址空间为( )。 A. 00000H~003FFH B. 00000H~000FFH C. 00000H~00100H D. FFF00H~FFFFFH 12 . 在正常EOI方式下, 中断结束命令是清除( )中的某一位. A.IRR B.ISR C.IMR D.程序状态字 13 . CPU执行IN指令时有效的信号组合是( )。 A.RD=0,IO/M=1 B. RD=0,IO/M=0 C.WR=0,IO/M=1 D. WR=0,IO/M=0 14 . 8086微处理器的BHE和A0信号为0 0组合时,所进行的操作是( )。 A、从偶地址读/写一个字 B、从偶地址读/写一个字节 C、从奇地址读/写一个字节 D、无效 15 .8255A的方式选择控制字应写入( )。 A. A口 B. B口 C. C口 D. 控制口 三、简答题 1、何谓总线周期?8088/8086CPU的总线周期至少需要几个时钟周期?cpu的ready引脚对于总线操作有何意义? 2、请简要描述下图中①~⑤各个环节所做的工作。 *腹有诗书气自华
四、综合题: 1、图示电路可实现对模拟输入电压Ain1的A/D转换。(1)请指出该接口电路与Cpu进行数据传送的方式 (2)写出接口程序以驱动该电路完成一次A/D转换,并将结果存入内存地址buf处 腹有诗书气自华