DSP技术与应用习题库及答案王忠勇讲解 下载本文

内容发布更新时间 : 2024/5/20 3:42:27星期一 下面是文章的全部内容请认真阅读。

一、填空题 第一章

1.数字信号处理特点 大量的实时计算(FIR IIR FFT), 数据具有高度重复 (乘积和操作在滤波、卷积和FFT中等常见) 。 2.信号处理的作用 信号改善;信号检测、估计等

3.信号处理的方法信号波形分析/变换、 滤波 、 现代谱估计/分析 、 自适应滤波等。

4. 信息系统包括 采集 、 传输 、 处理、 等。 5. 数字信号处理常用算法有 FIR 滤波 、 IIR 滤波 、

离散傅里叶变换 、 卷积 、离散余弦变换等 6.处理器速度的提高得益于器件水平 、 处理器结构 、 并行技术 等。 7.DSP结构特点包括采用哈佛结构体系、 采用流水线技术 、 硬件乘法器 、 多处理单元 、 特殊的DSP指令。

8.DSP芯片按用途分为 通用型DSP 、 专用型DSP 。 9.DSP芯片按数据格式分为 浮点型 、 定点型 。 第二章

1.C28x芯片具有 C27X 、 C28X 、 C2XLP 操作模式。 2.C28x芯片模式选择由 ST1 中的 AMODE 和 OBJMODE 位组合来选定模式。

3.CPU内核由 CPU、 仿真逻辑 、 接口 组成。

4.CPU主要特性是 保护流水线、 独立寄存器空间 算术逻辑单元(ALU)、 地址寄存器算术单元(ARAU) 、 循环移位器 乘法器 。

5.CPU信号包括存储器接口信号、 时钟和控制信号、 复位和中断信号 、 仿真信号 。 6.TMS320F2812组成特点是 32位、 定点、 改进哈佛结构、 循环的寻址方式。 7.存储器接口有 3 组地址总线。 8.存储器接口有 3 组数据总线。

9.存储器接口地址总线有 PAB 、 DRAB 、 DWAB 、

10.CPU中断控制寄存器有 IFR 、 IER 、 DBGIER 。 11.ACC累加器是 32 位的,可表示为 ACC 、 AH 、 AL 。 12.被乘数寄存器是 32 位的,可表示为 XT 、 T 、 TL 。 13.乘数结果寄存器是 32 位的,可表示为 P 、 PH 、 PL 。 14.数据页指针寄存器 16 位的,有 65536 页,每页有 64个 存储单元。数据存储空间容量是 4M字 。

15.堆栈指针复位后SP指向地址是 0x000400h 。 第三章

1.DSP芯片内部包含存储器类型有 片内双访问存储器(DARAM) 、片内单访问程序/数据RAM(SARAM) 、掩膜型片内ROM存储器 、 闪速存储器(Flash) 一次性可编程存储器(OTP) 。

2.C28x具有 32 位的数据地址和 22 位的程序地址,总地址空间可达 4G 字(每个字16位)的数据空间和 4M 字的程序空间。

3.在程序地址中保留了 64 个地址作为CPU的 32 个中断向量。

通过ST1l的位 VMAP 向量映像到程序空间的 顶部或底部。

4.C28x包含两个单周期访问的存储器SARAM地址是 0x000000H-0x0007FFH 、 0x008000H-0x009FFFH 。

5.单口随机读/写存储器,在单个机器周期内只能被访问 1 次。

6. C28x 片内SARAM分 5 块。

7.MO和M1每块的大小为 1K*16其中,MO映像至地址 0x000000—0x0003FFh,M1映像至地址 0x000400-0x007FFH 。

8.LO和L1每块的大小为4K*16其中,LO映像至地址 0x008000H-0x008FFFH ,L1映像至地址 0x009000H-0x009FFFh 。

9.HO大小为 8K*16 位,映像至地址 0x3F80000H-0x3F9FFFh 。 10.C28x包含位的Flash存储器1K*16位的OTP

11.Flash存储器被分成 4 个8Kxl6位单元和 8 个16Kxl6位的单元 12.外部扩展接口映射到 5 个独立的存储空间ZONE0/1/2/6/7 。

13.用户可以通过软件改变XINTCNF2寄存器中的 XMP/MC 位来控制Boot ROM和XINTF Zone7的映射。

14.微处理器模式 Zone7映射到高位置地址空间,中断向量表可以定位 在外部存储空间。BootROM将被屏蔽。

15.微计算机模式 Zone 7被屏蔽且中断向量表从BootROM中获取。 16.Zone2和Zone6共享外部地址总线,片选信号分别是 XZCS2 和 XZCS6AND7 。

17.Zone0和Zonel公用一个外部片选信号 ZCS0ANDCS1 ,采用不同的内部地址。Zone0的寻址范围是 0x00 2000~0x00 3FFF ,Zonel的是 0x00 4000~0x00 5FFF 。 18.写操作紧跟读操作流水线保护会影响Zonel空间的访问,故Zonel空间适合用于扩展外设 ,而不适合用来 扩展外部存储器 。

19.Zone7是独立的地址空间,复位时,XMP/MC引脚为 高电平,Zone7空间映射到 0x3FC000 。

20.Zone7和Zone6空间公用一个片选信号 XZCS6AND7 。访问外部Zone7空间的地址范围是0x07C000~0x07FFFF ,Zone6也使用这个地址空间是0x07 C000~0x07 FFFF 。

21.XINTF时钟有XTIMCLK 、 XCLOCK。 22.XINTF空间的读或写操作的时序都可分为建立(Lead) 、激活(Active) 、 跟踪(Trail) 。三个阶段。

23.XINTF接口需考虑 最小等待状态的需要 、XINTF的时序特性 外部器件的时序特性 、C28x芯片和外设间的附加延时 。 24.DSP通过检测 XREADY 信号,从而可以延 长DSP访问处设的激活阶段。

25.GPIO口通过功能功能控制 、方向、 数据、设置 清除、反转触发、寄存器来控制 第4章

1.中断分为可屏蔽中断、 非屏蔽中断。

2.处理中断过程 接收中断请求、 响应中断、准备执行中断服务程序并保存寄存器值、 执行中断服务子程序 。

3.中断向量地址的低地址保存该向量的 低16位,高地址则保存它的 高6位。

4.向量表可以映像到程序空间的底部或顶部,这取决于状态寄存器STl的向量映像位 VMAP 如果VMAP位是0,向量就映像在以 0x000000 开始的地址上 ;如果其值是1,向量就映像到以 0x3FFFC0 开始的地址上。

5.281X有 14个 通用中断, 为仿真而设计的中断 DLOGINT(数据标志中断)、 TOSINT(实时操作系统中断) 。

6.281X中断寄存器有 IFR 、 IER 、 DBGIER 、

中断标志寄存器IFR、中断使能寄存器IER、调试中断使能寄存器DBGIER、状态寄存器7.C28x非屏蔽中断包括 软中断INTR和TRAP指令 、 硬件中断NMI、 非法指令陷阱 、 硬件复位中断RS 。

8.低功耗模式有 HALT 、 STANDBY 、 IDLE 。 9.PIE模块支持 96 个不同的中断,这些中断分成 12 个组,每个组8 个中断, 10.对于多路复用的中断源,PIE块中的每个中断组都有一个相关 中断标志寄存器PIEIFRx.y 和 使能位PIEIERx.y 。另外,每个中断组(1NT1~INTl2)都有一个 应答位PIEACKx 。 第5章

1.F281X有 2个 事件管理器。(EVA,EVB)

2.事件管理器结构具有通用定时器、 全比较/PWM单元 、 捕获单元、正交编码脉冲电路 。

3.通用定时器有在控制系统中产生采样周期、 为捕获单元和正交编码脉冲电路(只针对GP2/4)提供时基; 、为比较单元和PWM产生电路提供时基。 。

4.每个通用定时器产生中断的条件有 上溢 、 下溢 、 比较匹配 、 周期匹配 5.定时器的4种操作模式是 停止/保持 、 连续增计数 、定向增/减计数 、连续增减计数 。 6.每个事件管理器 3 路由完全比较单元产生的带有可编程死区的PWM信号,定时器比较器产生的 2 路独立的PWM信号。

7.比较单元相关的PWM电路包括的功能单元有非对称/对称波形发生器、 可编程死区单元、 输出逻辑、 空间矢量(SV)PWM状态机。

8.正交编码脉冲是两个频率变化 且 正交 的脉冲。 9.QEP电路可用于连接一个光电编码器以获得旋转机器的 位置 和 速率 等信息。 10.SCI 结构特点有一个发送器 (TX)及相关寄存器 、一个接收器 (RX) 及相关寄存器 、 一个可编程的波特率产生器 、 数据存储器映射的控制和状态寄存器。 。 11.多处理异步通信模式有 空闲线多处理器模式 地址位多处理器模式。 12.ADC触发方式有 软件启动 、 事件管理器启动 、 外部引脚启动 。 13.ADC工作方式有 同步采样 、 顺序采样 。 第6章

1、TMS320C28x存储器寻址方式有 直接寻址方式、堆栈寻址方式、间接寻址方式、寄存器寻址方式、数据/程序/IO空间立即寻址方式、程序空间间接寻址、字节寻址方式 2.当需要访问堆栈中的数据时, SP的值减去这的 6位 偏移量就是被访问的数据的地址。 3.汇编语言包括 汇编指令、伪指令和宏指令。

4.汇编源程序由标号域、助记符域、操作数域、注释域组成 第7章

1.使用宏的过程要经过 定义宏、 调用宏、 展开宏、阶段。

2.目标文件包括 文本段 、 数据段 、 预留段 默认的段。 3.目标文件有 已初始化的段 、 未初始化的段 基本类型的段。 4.链接器伪指令 MEMORY存储器伪指令 可以确定目标系统的各种内存配置。