2014年水建微机原理试题B卷 下载本文

内容发布更新时间 : 2024/6/3 20:23:43星期一 下面是文章的全部内容请认真阅读。

西北农林科技大学本科课程考试试题(卷)

2014-2015学年第一学期《微机原理》课程B卷

专业班级: 命题教师: 审题教师: 学生姓名: 学号: 考试成绩:

一、选择题(每小题1分,共15分) 得分: 分 1. 8086 CPU芯片的外部引线中,数据线的条数为( ) A.32条 B.8条 C.16条 D.20条

2.设串行异步传送的数据格式是7个数据位、1个起始位,1个停止位、1个校验位,波特率为4800,则每秒钟传送的最大字符数为( )。 A.480个 B.120个 C.960个 D.1200个 3. RS-232C标准的电气特性规定逻辑“0”电平为( )。

A. 0 ~ 5V

B. 0~ -5V D. +5V ~ +15V

C. -5V ~ -15V

4. 8086CPU欲采用IN指令访问8255的A端口,则A1、A0、

为( ) A. 01100B A. 71H

B. 01101B B. 74H

C. 01111B C. 76H

D. 01110B D. 87H

5. 位于内存0段1C4H~1C7H当中的中断向量所对应中断类型号是( )。 6. RS-232C数据传输最大距离仅为( )米。

A.10 B.15 C.20 D.25

7. 可编程通信接口芯片8250支持( )。 A. 同步传送 A.只存放程序

B. 异步传送

C. 并行传送 B.只存放数据

D. 同步和异步传送

8. 存储器在计算机中的主要作用是( )

C.存放程序和数据 D.只存放指令代码

9. 8086CPU响应某一外部可屏蔽中断请求后,该中断源的中断类型码是通

过( )送入CPU的。

A.地址总线 B.数据总线 C.控制总线 D.状态总线

第 1 页 共 6 页

10. 若要使寄存器AL中的低4位不变,高4位为0,所用指令为( )。

A. AND AL,0F0H

B. AND AL,0FH

C. TEST AL,0FH D. TEST AL,0F0H 11. 主存储器和CPU之间增加Cache的目的是( )。 A.解决CPU和主存之间的速度匹配问题 B. 扩大主存储器的容量

C. 扩大CPU中 通用寄存器的数量

D. 既扩大主存储器的容量又扩大CPU中通用寄存器的数量

12. 某一SRAM芯片,其容量为1K×8位,不包括电源和接地端,则该芯片引出线的最小数目应是 ( )。

A. 28 B. 25 C. 30 D. 18 13. 中断自动结束方式是自动将8259( )相应位清零。 A. ISR

B. IMR C. IRR

D. ICW

14. 8086CPU的INTA#在第二个中断响应总线周期需要8259A将( )放到数据总线上供CPU读取。

A. 中断向量 B.中断类型号 C. IMR值 D.ISR值 15. 8086CPU中,运算结果不为0的标志位是( )

A. SF=0 B. ZF=0 C. ZF=1 D. OF=1

二、填空题(每空1分,共22分) 得分: 分

1. 世界上第一片微处理器型号是 ,是由Intel公司于 年研制出的 位微处理器。8086 CPU是 位微处理器? 2. 8086 CPU内部由 两大部件组成,可以构成 级流水线?构成流水线的关键部件中,用于加快取指令时间,使得取指令和执行指令的时间相等的部件是 。

3. 计数器8253计数启动有软启动和硬启动两种方法。软件启动时要求GATE端维持 电平;硬件启动时,要求GATE端有一个 沿。 4. 在计算机内存芯片SRAM、DRAM中,需要刷新的是 存储器,而通常由 构成Cache存储器。

第 2 页 共 6 页

5. 并行接口8255芯片的A0引脚连接地址总线的A0,A1引脚连接地址总线的A1,若其控制端口地址为357H时,则A口、B口、C口的端口地址分别为 、 、 。

6. 串行通讯中,同步通讯传送1个数位(0或1)需要 个时钟信号?若波特率因子16,则8250异步通讯传送1个数位(0或1)需要 个时钟信号。

7. ADC0809转换芯片能变换 路模拟信号?变换出数据是 位数字信号,变换时间为 微秒,其引脚(ALE、EOC、OE、START)中,启动变换信号引脚为 ,为 沿有效;转换结束后EOC信号出现 沿;要取出变换后的数据信号,OE必须加 电平。

三、简答题(共13分) 得分: 分 1、(13分)什么是中断类型号?什么是中断向量?什么是中断向量表?它们之间的关系?若中断类型号为20H,则它们的中断向量(段地址,起始偏移地址)具体在中断向量表的什么位置上?

第 3 页 共 6 页