《单片机原理及应用》习题库 下载本文

内容发布更新时间 : 2024/11/20 20:22:54星期一 下面是文章的全部内容请认真阅读。

《单片机原理及应用》

习题库

一、填空题

1.单片机与普通计算机的不同之处在于其将_CPU__、 存储器 和__I/O_3部分集成于一块芯片之上。

2.CPU主要由 运算 器和 控制 器组成。CPU中的 布尔处理器 用来处理位操作。

3.MSC-51系列单片机中,片内无ROM的机型是 8031 ,有4KB ROM的机型是_8051_,而有4KB EPROM 的机型是 8751 。

4. -32的补码为 11100000 B,补码11011010B代表的真值为_-38__D。 5.原码数BFH=_-63_D,原码数6EH=_110_D。 6.100的补码=_64_H,-100的补码= 9C H 7.在8031单片机内部,其RAM高端128个字节的地址空间称为 特殊功能寄存器或SFR 区,

1

但其中仅有_21_个字节有实际意义。

8.通常单片机上电复位时PC=_0000_H,SP=_07_H,通用寄存器则采用第_0_组,这一组寄存器的地址范围是从_00 H~_07_H。

9.若PSW为18H,则选取的是第_3__组通用寄存器。 10. 8031单片机复位后R4所对应的存储单元地址为_04_H,因上电时PSW=_00_H。 11. 若A中数据为63H,那么PSW的最低位(即奇偶位P)为_0_。 12. 在微机系统中,CPU是按照 程序计数器PC 来确定程序的执行顺序的。 13. 在8031单片机中,使用P2、P0口传送 地址 信号,且使用了P0口来传送 数据 信号,这里采用的是 总线复用 技术。 14. 堆栈遵循 先进后出(或后进先出) 的数据存储原则,针对堆栈的两种操作为_PUSH_和_POP_。 15. 当8051地RST端上保持 两 个机器周期以上低电平时,8051即发生复位。 16. 使用8031单片机时需将EA引脚接_低__电平,因为其片内无 程序 存储器。

17. 8位机中的补码数80H和7EH的真值分别为_-128__和_127 。 18. 配合实现“程序存储自动执行”的寄存器是_PC_,对其操作的一个特别之处是 每取完一字节指令后PC内容会自动加1 。 19. MCS-51单片机PC的长度为_16_位;SP的长度为_8_位,数据指针DPTR的长度为_16_位。 20. 8051单片机的RST引脚的作用是 对单片机实行复位操作 ,其操作方式有 上电自动复位 和 按键手动复位 两种方式。 21. I/O端口与外部设备之间传送的信息可分为_三__类。 22. 8051片内有256B的RAM,可分为四个区,00H~1FH为 工作寄存器 区;20H~2FH为 位寻址 区;30H~7FH为 堆栈、数据缓冲 区;80H~FFH为 特殊功能寄存器 区。 23. MCS-51单片机系列有_5__中断源。上电复位时,同级中断源的优先级别从高至低为 外部中断源0 、 定时器0 、 外部中断1 、 定时器1 和 串行口 ,若IP=00010100B,则优先级别最高者为 外部中断1 、最低者为 定时器1 。 24. 储存器的主要功能是存储 指令 和 数据 。 25. 若你正在编辑某个文件,突然断电,则计算机中 RAM 类型存储器中的信息全部丢失,且通电后也不能自动恢复。 26. 8051在物理结构上只有四存储空间,它们分别是 片内程序存储器 、 片外程序存储器 、 片内数据存储器 、 片外数据存储器 ;但在逻辑结构上只有三个存储空间,它们分别是 片内外统一编址的64KB程序存储器 、 片内256B的数据存储器 和 片外64KB的数据存储器 。 27. I/O端口作为通用输入输出口时,在该端口引脚输入数据时,应先向端口锁存器进行 写“1” 操作。 28. 8051单片机其内部有 21 个特殊功能寄存器,其中 11 个可以位寻址。 29. 在一般情况下实现片选的方法有两种,分别是 线选法 和 译码法 。 30. 起止范围是0000H~3FFFH的存储器的容量是 16 KB。 31. 11根地址线可选 2048(或2KB或211)个存储单元,16KB存储单元需要 14 根地址线。 32. MCS-51机中扩展I/O口占用片外__数据__存储器地址空间。 33. MCS-51 单片机访问片外存储器时利用通信 ALE_信号锁存来自_P0__口的低八位地址信号。 34. 半导体存储器的最重要的两个指标是 存储容量 和 存取速度 。 35. 32KB ROM的首地址若为2000H,则末地址是 9FFFH 。 36. MOV A,#30H是 立即 寻址方式。MOVX A,@DPTR是 寄存器间接 寻址方式。(注:指原操作数的寻址方式)

2

37. 通过堆栈操作实现子程序调用,首先就要把 PC 的内容入栈,以进行断点保护。 38. 在基址加变址寻址方式中,以 A 作变址寄存器,以 PC 或 DPTR 作基址寄存器。 39. 假定累加器A中的内容为30H,执行指令: 1000H:MOVC A,@A+PC

后,把程序存储器 1031H 单元的内容送入累加器A中。 40. 访问8031片外数据存储器采用的是 寄存器间址的 寻址方式。 41. 指令格式由 操作码 和 操作数 两部分组成。 42. 寻址方式分为对 指令 的寻址和对 数据 的寻址两大类。 43. 一个完整的中断过程可分为 中断请求 、 中断响应 、 中断处理 和 中断返回 四部分。 44. 中断请求信号有 电平 触发和__边沿__触发两种触发方式。 45. MCS-51单片机8031中有_2_个_16_位的定时器/计数器,可以被设定的工作方式有_4_种。 46. 若系统晶振频率为12MHZ,则T0工作于方式0时的最大定时时间是 8.192 ms,工作于方式2时的最大计数脉冲个数是 256 个。 47. 欲对300个外部事件计数,可以选用定时/计数器T1的模式_0 或模式__1_。 48. 若系统晶震频率为6MHZ,则时钟周期为__0.167_us,机器周期为_2_us,最短和最长指令周期分别为__2_us和__8_us。 49. 若单片机的晶振频率fosc=8MHZ,则执行一条MUL AB指令所需时间为__6_us。 50. RS-232C采用单端驱动,易受 干扰 影响,一般传输距离在 几十米 以内。 51. 三态缓冲寄存器的“三态”是指 低电平 态、 高电平 态和 高阻 态。 52. 74LS138是具有3个输入的译码器芯片,其输出作为片选信号时,最多可以选中_8_块芯片。 53. 74LS273通常用来作为简单 输出 接口扩展;而74LS244则常用来作简单 输入 接口扩展。 54. 计算机对输入/输出设备的控制方式主要有三种。其中, A 方式硬件设计最简单,但要占用不少CPU的运行时间; B方式的硬件线路最复杂,但可大大提高数据传送效率;而 C 则介于上述两者之间。

①先进先出 ②后进先出 ③直接存储器访问 ④程序查询 ⑤高速缓存 ⑥系统总线 ⑦程序中断 ⑧逐行扫描 请选择并填写答案:A=__④__,B= ③ ,C=_ ⑦_ 55. 若LED为共阳极接法(即负逻辑控制),则提示符P的七段代码值应当为_0C或 8C_H。 56. 欲增加8KB*8位的RAM区,请问选用Intel2114(1KB*4位)需购_16_片;若改用Intel6116(2KB*8位)需购_4_片;若改用Intel6264(8KB*8位)需购_1_片。 57. 已知RAM芯片6116(2KB*8位)有24条外引脚,请问应分配 11 个引脚给地址线,分配_8__个引脚给数据线,再分配两个引脚给电源和地线外,剩余的_3_个引脚应该分配给 读写控制和片选信号线 。 58. 在异步通信中若每个字符由11位组成,串行口每秒传送250个字符,则对应波特率为_2750bps_。 59. 在串行通信中采用偶校验,若传送的数据为0A5H,则基本奇偶校验位应为_0_(用“0”“1”表示)。 60. 80C51的串行口控制寄存器中有2个中断标志位,它们是 RI 和 TI 。 61. 串行通信可以分成 异步 通信和 同步 通信两大类。 62. LED显示器的显示控制方式有 静态 显示和 动态 显示两大类。 63. LED显示器根据二极管的连接方式可以分为( 共阴极 )和(共阳极)两大类。 64. CPU与内存或I/O接口相连的系统总线通常由 数据总线(DB) 、 地址总线(AB) 、 控制总线(CB) 等三种信号线组成。 二、单选题

3

1.电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的基本原理。这位科学家是:(D)

(A) 牛顿 (B) 因斯坦 (C) 爱迪生 (D) 冯?诺伊曼 2.用晶体管作为电子器件制成的计算机属于:(B)

(A) 第一代 (B) 第二代 (C) 第三代 (D) 第四代 3.通常所说的主机是指:(C)

(A) 运算器和控制器 (B)CPU和磁盘存储器 (C) CPU和主存 (D)硬件和软件 4.(计算机能直接识别的语言是:(C)

(A) 汇编语言 (B) 自然语言 (C) 机器语言 (D) 高级语言 5.在CPU中,控制器的功能是:(C)

(A) 进行逻辑运算 (B)进行算术运算

(C) 分析指令并发出相应的控制信号 (D) 只控制CPU的工作 6.PC是:(C)

(A) 一根硬件信号线

(B) 一个可由用户直接读写的8位PAM寄存器 (C) 一个能自动加1的16位的计数器

(D)一个能自动加1计数的ROM存储单元 7.CPU主要的组成部部分为( A )

(A)运算器、控制器 (B)加法器、寄存器 (C)运算器、寄存器 (D)运算器、指令译码器 8.在单片机中,通常将一些中间计算结果放在( A )中

(A)累加器 (B)控制器 (C)程序存储器 (D)数据存储器 9.PC的值是(C)

(A)当前正在执行指令的前一条指令的地址 (B)当前正在执行指令的地址 (C)当前正在执行指令的下一条指令的地址 (D)控制器中指令寄存器的地址 10. CPU寻址外设端口地址的方法有两种,一种是统一编址,还有一种是( C)。 (A) 混合编址 (B) 动态编址 (C) 独立编址 (D) 变址编址 11. 在CPU内部,反映程序运行状态或反映运算结果的一些特征的寄存器是:(B) (A) PC (B) PSW (C) A (D) SP 12. MCS-51的并行I/O信息有两种读取方法,一种是读引脚,还有一种是( A ) (A)读锁存 (B)读数据 (C)读累加器A (D)读CPU 13. 区分片外程序存储器和数据存储器的最可靠方法是(D)。 (A)看其芯片型号是RAM还是ROM (B)看其位于地址范围的低端还是商端 (C)看其离MCS-51芯片的远近

(D)看其是被RD信号连接还是被PSEN信号连接 14. 已知PSW=10H,通用寄存器R0~R7的地址分别为( C )。

(A)00H~07H; (B) 08H~0FH; (C) 10H~17H; (D) 18H~1FH A R7; 15.关于MCS-51单片机堆栈操作,下列描述错误的是( B )。

(A)遵循先进后出,后进先出的原则 (B)出栈时栈顶地址自动加1 (C)调用子程序及子程序返回与堆栈有关 (D) 堆栈指针是一个特殊功能寄存器 16. MCS-51的并行I/O口读-改-写操作,是针对该口的( D )

(A)引脚 (B)片选信号 (C)地址线 (D)内部锁存器 17. MCS-51单片机复位操作的主要功能是把PC初始化为( C )。

4

(A)0100H (B)2080H (C)0000H (D)8000H 18.当外部中断请求的信号方式为脉冲方式时,要求中断请求信号的高电平状态和低电平状态都应至少维持( B )。

(A)1个机器周期 (B)2个机器周期 (C)4个机器周期 (D)10个晶振周期 19.8051与8751的区别是(C)

(A)内部数据存储单元数目不同 (B)内部数据存储器的类型不同 (C)内部程序存储器的类型不同 (C)内部的寄存器的数目不同 20.访问片外数据存储器时,不起作用的信号是(C) (A) RD (B) WR (C) PSEN (D) ALE 21.下列四条叙述中,有错误的一条是(A) (A)16根地址线的寻址空间可达1MB (B)内存器的存储单元是按字节编址的

(C) CPU中用于存放地址的寄存器称为地址寄存器 (D)地址总线上传送到只能是地址信息 22.14根地址线的寻址范围可达(B)

(A) 8KB (B)16KB (C) 32KB (D)64KB

23.CPU寻址外设端口地址的方法有两种,一种是统一编址,还有一种是( C )。 (A) 混合编址 (B) 动态编址 (C) 独立编址 (D) 变址编址

24.MSC-51系列单片机外扩存储器芯片时,4个I/O口中用作数据总线的是( B)。

(A)P0口和P2口 (B)P0口 (C)P2口和P3口 (D)P2口

25.要用传送指令访问MCS-51片外RAM,它的指令操作码助记符应是( B ) (A)MOV (B)MOVX (C)MOVC (D)以上都是 26.指令ALMP的跳转范围是( C )

(A)256B (B)1KB (C)2KB (D)64KB 27.下列可用作片内的寄存器是(D )。 ..RAM...间接寻址....

(A)RAM (B)ROM (C)磁盘 (D)磁带 28.以下指令中,属于单纯读引脚的指令是( C )

(A)MOV P1,A (B)ORL P1,#0FH (C)MOV C,P1.5 (D)DJNZ P1,short-lable 29.指出以下指令中的错误指令( A )。

(A)MOVC @R1,A (B)MOV 20H,#01H (C)ORL A,R5 (D)POP 30H 30.下列程序段中使用了位操作指令的有( B )。

(A)MOV DPTR,#1000H (B)MOV C,45H

MOVX A,@DPTR CPL ACC.7 (C) MOV A, 45H (D)MOV R0,23H XCH A,27H MOV A,@R0 31.MCS-51汇编语言源程序设计中,下列符号中不能用作标号的有( B )。 .......

(A)LOOP (B) MOV (C)LD1 (D)ADDR

32.MCS-51单片机在同一优先级的中断源同时申请中断时,CPU首先响应( A )。 (A)外部中断0 (B)外部中断1 (C)定时器0中断 (D)定时器1中断

33.要使MCS-51能够响应定时器T1中断,串行接口中断,它的中断允许寄存器IE的内容应是( A )

5