数字电路实验报告-译码器 下载本文

内容发布更新时间 : 2024/12/23 6:49:10星期一 下面是文章的全部内容请认真阅读。

如有你有帮助,请购买下载,谢谢!

第五次试验报告 实验五 译码器

一、实验目的要求

1、熟悉中规模集成电路T4138译码器的工作原理与逻辑功能 2、掌握译码器的应用 二、实验仪器、设备

直流稳压电源、电子电路调试器、万用表、两个T4138、74LS20 三、实验线路、原理框图 1、T4138的逻辑符号

T4138是一个3线—8线译码器,它是一种通用译码器,其逻辑符号如图1所示。

Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 BIN/OCT T4138 0 1 0 1 02 1 G 2 3 72 3 4 4 & 5 5 EN 6 6 7 15 14 13 12 11 10 9 7 A0 A1 A2 S1 S2 S3 (a)原SJ符号 (b)GB符号

图1

其中,A2、A1、A0是地址输入端,Y0、Y1、Y2、Y3、Y4、Y5、Y6、Y7是译码输出端,S1、

S2、S3是使能端,当S1=1, S2+S3=0时,器件使能。

2、T4138的管脚排列

T4138的管脚排列如图2所示:

Vcc 16 Y0 15 Y1 14 Y2 13 Y3 12 Y4 11 Y5 10 Y6 9 Y0 Y1 Y2 Y3 Y4 Y5 A0 A1 A2 S3 S2 S3 Y7 1 2 3 4 5 6 7 8 Y6 A0 A1 A2 S3 S2 图2

S1 Y7 地

3、T4138的逻辑功能

T4138的功能表如下表所示:

1页

如有你有帮助,请购买下载,谢谢!

输入 S1 1 1 1 1 1 1 1 1 0 × 输出 A1 0 0 1 1 0 0 1 1 × × A0 0 1 0 1 0 1 0 1 × × S2+S3 0 0 0 0 0 0 0 0 × 1 A2 0 0 0 0 1 1 1 1 × × Y0 0 1 1 1 1 1 1 1 1 1 Y1 1 0 1 1 1 1 1 1 1 1 Y2 1 1 0 1 1 1 1 1 1 1 Y3 1 1 1 0 1 1 1 1 1 1 Y4 1 1 1 1 0 1 1 1 1 1 Y5 1 1 1 1 1 0 1 1 1 1 Y6 1 1 1 1 1 1 0 1 1 1 Y7 1 1 1 1 1 1 1 0 1 1 3线—8线译码器实际上是一个负脉冲输出的脉冲分配器。若利用使能端中的一个输入端输入数据信息,器件就成为一个数据分配器。 4、用T4138实现一个逻辑函数

译码器的每一路输出,实际上是地址码的一个最小项的反变量,利用其中一部分输出端输出的与非关系,也就是它们相应最小项的或逻辑表达式,能方便地实现逻辑函数。 本试验要求实现以下逻辑函数:

Y=ABC+ABC+ABC+ABC=ABC?ABC?ABC?ABC=Y6Y5Y3Y7 用T4138和74LS20实现以上逻辑函数,实验线路见下图(图3):

A B C “0” “1” 1 2 3 4 5 6 8 VDD 16 7 9 Y7 10 Y6 12 Y5 Y3 & Y

Vss 图3

5,用两个3线—8线译码器组成一个4线—16线的译码器 4线—16线的真值表为: 输入端 输出端

0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 2页

如有你有帮助,请购买下载,谢谢!

0 1 0 0 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 根据真值表写出4线——16线译码器的逻辑函数表达式

Y0=D3D2D1D0

Y1=D3D2D1D0 Y2=D3D2D1D0

Y3=D3D2D1D0

Y4=D3D2D1D0

Y5=D3D2D1D0 Y6=D3D2D1D0 Y7=D3D2D1D0 Y8=D3D2D1D0 Y9=D3D2D1D0 Y10=D3D2D1D0

Y11=D3D2D1D0 Y12=D3D2D1D0

Y13=D3D2D1D0

Y14=D3D2D1D0

3页