DSP系统配置和中断(精) 下载本文

内容发布更新时间 : 2024/5/19 9:25:54星期一 下面是文章的全部内容请认真阅读。

第2章系统配置和中断

介绍系统的配置寄存器和有关中断,并介绍用于增加中断请求容量的外设中断扩展(PIE寄存器。

2.1 系统配置概述

系统配置和中断操作的内容包括:系统配置寄存器、中断优先级和中断向量表、外设中断扩展控制器(PIE、中断向量、中断响应的流程、中断响应的时间、CPU中断寄存器、外设中断寄存器、复位、无效地址检测、外部中断控制寄存器。

LF2407大部分的I/O口是多路复用的,复位时会被上拉为数字输入的模式。 2.2 系统配置寄存器 对功能模块进行配置。 2.2.1 系统控制和状态寄存器

(1)系统控制和状态寄存器-SCSR1,映射到数据存储器空间7018h 。 位15:

保留位14:CLKSRC,CLKOUT引脚输出源选择 0-CLKOUT引脚输出CPU时钟; 1-CLKOUT引脚输出WDCLK时钟

位13-12:LPM低功耗模式选择,指明在执行IDLE 指令后进入哪一种低功耗模式。

00-进入IDLE1(LPM0)模式;

01-进入IDLE2(LPM1)模式; 1x -进入HALT (LPM2)模式。

位11-9:PLL时钟预定标选择,对输入时钟选择倍频 系数。 000-4; 001-2; 010-1.33; 011-1; 100-0.8; 101-0.66; 110-0.57; 111-0.5 位8:保留

位7:ADC CLKEN,ADC模块时钟使能控制位 位6:SCICLKEN, SCI模块时钟使能控制位 位5:SPICLKEN, SPI模块时钟使能控制位 位4:CANCLKEN, CAN模块时钟使能控制位 位3:EVBCLKEN, EVB模块时钟使能控制位 位2:EVACLKEN, EVA模块时钟使能控制位

0:禁止模块时钟(节能);1:使能模块时钟,且运行 位1:保留

位0:ILLADR, 无效地址检测位

当检测到一个无效地址时,该位被置1,该位需软件清除,写0即可。初始化时该位写0。

注意:任何无效的地址会导致NMI事件发生。 (2)系统控制和状态寄存器2-SCSR2 映射到数据存储器空间7019h 。 位15-7:保留位

位6:I/P QUAL,时钟输入限定,它限定输入到DSP的CAP1-6,XINT1-2,ADCSOC以及PDPINTA*/PDPINTB*引脚上的信号被正确锁存时,需要的最小脉冲宽度。

脉冲宽度只有达到这个宽度之后,内部的输入状态才会改变。 0-锁存脉冲至少需要5个时钟周期; 1-锁存脉冲至少需要11个时钟周期。

如果这些引脚作I/O,则不会使用输入时钟限定电路。位5:WD保护位,该位可用软件来禁止WD工作。这位是—个只能清除的位,复位后默认1。通过向这位写1对其清除。

0-保护WD,防止WD被软件禁止。 1-复位时的默认值