《数字电路与系统设计》第6章习题答案 下载本文

内容发布更新时间 : 2024/5/3 3:03:10星期一 下面是文章的全部内容请认真阅读。

456(此文档为word格式,下载后您可任意编辑修改!) 6.1 试分析下图所示电路。 &AZC解:1)分析电路结构:略 2)求触发器激励函数:略 3)状态转移表:略 4)逻辑功能:实现串行二进制加法运算。X1X2为被加数和加数,Qn为低位来的进位,Qn+1表示向高位的进位。且电路每来一个CP,实现一次加法运算,即状态转换一次。 例如X1=110110,X2=110100, 则运算如下表所示:LSB?MSB CP1 CP2 CP3 CP4 CP5 CP6 CP7 节拍脉冲CP 0 1 1 0 1 1 0 被加数 X1 0 0 1 0 1 1 0 加 数 X2 0 0 0 1 0 1 1 低位进位 Qn 0 0 1 0 1 1 0 高位进位Qn+1 0 1 0 1 0 1 1 本位和 Z 6.2 试作出101序列检测器得状态图,该同步电路由一根输入线X,一根输出线Z,对应与输入序列的101的最后一个“1”,输出Z=1。其余情况下输出为“0”。 解:1)S0:起始状态,或收到101序列后重新开始检测。 S1:收到序列起始位“1”。 S2:收到序列前2位“10”。 S0X/Z1/01/1 2) S241N11?&XD1&&1&JCPANDX2R1&K CBX/ZS10/010101…0/0S00/01/01/1S10/01/011…100… S2ATitleSNizuReBD5-aSMthFCilD:e\\W56

S01/1

X/Z1/0X/ZS10/010101…0/0S01/11/00/0S10/01/011…100…

S2

S26.3对下列原始状态表进行化简: (a)

N(t)S(t)0ABCACBDX1BADC00000Z(t)X10110

D 解:1)列隐含表: 2)进行关联比较

3)列最小化状态表为:

S(t)ab (b) S(t) N(t)/Z(t)X=0a/0b/0X=1b/0a/1 N(t)/Z(t) A B C D E F G H 解:1)画隐含表: 2)进行关联比较: 3)列最小化状态表: S(t) a b e h X=0 B/0 E/0 D/0 G/0 A/0 E/1 C/0 G/1 X=1 H/0 C/1 F/0 A/1 H/0 B/1 F/0 D/1 N(t)/Z(t) X=0 b/0 e/0 a/0 e/1 X=1 h/0 a/1 h/0 b/1 6.4 试画出用MSI移存器74194构成8位串行?并行码的转换电路(用3片74194或2片

74194和一个D触发器)。

123 解:1)用3片74194: DQQQQ4567Q清0 QQQQ0123QQQQQQQQQQQQ0123“01213”0123“1“”MMM000CCRCRR串行MMM111CCPCPP7747414DDDDDDSSLSLSSRSRRDDDDDDDDDDDD012301230123\\0\CPQ′Q′Q′Q′Q′Q′Q′Q′Q′M0012345678清0CP1↑CCP2↑CP3↑CP4↑CP5↑CP6↑CP7↑CP8↑0001011011101111D′00D′D′010D′D′D′0210D′D′D′D′03210D′D′D′D′D′043210D′D′D′D′D′D′0543210D′D′D′D′D′D′D′06543210D′D′D′D′D′D′D′D′0765432102)用2片74194和一个D触发器 BQQQQ''''Q'02314QQQQ'''56782341QQQQQQQQ101230123串行1输MM00CRCR1DRDMM11C(P1C)PC1(27471491RDDDDSLSLSRSRDDDDDDDD01230123DSC0P1状态转移表同上。 6.5试画出74194构成8位并行?串行码的转换电路 A11M1 下一操作准备送数准备右移准备右移准备右移准备右移准备右移准备右移准备右移准备送数011111011111101111111111111111100000001 1 23