微机原理复习资料2013v1.0 (1) 下载本文

内容发布更新时间 : 2024/5/4 16:41:13星期一 下面是文章的全部内容请认真阅读。

方式。I/O单独编址 存储器统一编址 I/O单独编址

? 在PC系列微机中,I/O指令采用直接寻址方式的I/O端口有 256 个。

采用DX间接寻址方式可寻址的I/O端口有 64K 个。

? CPU在执行 OUT DX,AL指令时, DX 寄存器的内容送到地址总线上,AL 寄存器的内容送到数据总线上。

? 当CPU执行IN AL,DX指令时,M/IO 引脚为 低 电平,RD为 低 电平,

WR为 高 。

? 计算机与外界交换信息称为通信,通信有两种基本的方式:串行通信

和 并行通信 。

? 串行通信中,按照数据在通信线路上的传输方向可分为 单工 、半双工 、全双工 三种基本传输模式。 ? 串行异步 通信常采用奇偶校验。

? 串行通信规程按通信方式分为 同步 和 异步 两大类。 ? 串行异步通信的起始位为 低 电平,有 1 位。 ? 8251A的方式选择控制字在 复位 之后写入。

? ADC启动转换的方式有 和 两种。脉冲信号启动

电平信号启动

? ADC0809的模拟输入引脚有 根,数字输出引脚有 根。 8 8 ? 被检测的模拟信号必须经 转换变成 量才能送计算机处理

A/D 数字量 二、选择题

? 8位定点原码整数10100011B的真值为(B )。 A.+0100011B B.-0100011B C.+1011101B D.-1011101B

? 某数在计算机中用8421BCD码表示为0011 1001 1000,其真值为( A)。 A.398 B.398H C.1630Q D.1110011000B ? 下列逻辑部件中,(C )不包括在运算器内。

A.累加器 B.状态条件寄存器 C.指令寄存器 D.ALU ? 在ROM存储器中必须有( C)电路。 A.数据写入 B.再生 C.地址译码 D.刷新

? 在多级存储体系中,―cache——主存‖结构的作用是解决(D )的问题。 A.主存容量不足 B.主存与辅存速度不匹配

C.辅存与CPU速度不匹配 D.主存与CPU速度不匹配

? 计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为

止绝大多数计算机仍是( D)式计算机。 A.实时处理 B.智能化 C.并行 D.冯·诺依曼

? 计算机系统总线中,可用于传送读、写信号的是 (C ) A、地址总线 B、数据总线 C、控制总线 D、以上都不对

? 若寄存器A、B、C、D的内容分别为18,19,20,21时,依次执行PUSH A,

PUSH B,POP C,POP D后,寄存器C的内容为 ( B ) A、18 B、19 C、20 D、21

? CPU执行算术运算指令不会影响的标志位是 ( D ) A、溢出标志 B、符号标志 C、零标志 D、方向标志

? 下列8086指令中,对AX的结果与其他三条指令不同的是 ( D ) A、MOV AX,0 B、XOR AX,AX C、SUB AX,AX D、OR AX,0

? 若256K位(bit)的SRAM芯片具有8条数据线,则它具有的地址线条数为

( B )

A、14 B、15 C、17 D、18

? 有关RS-232C技术,下列说法中错误的是 (C ) A.可用于连接两台PC机,进行数据传输。 B.属于DTE与DCE之间的接口标准。 C.为并行式传送。 D.为串行式传送。

? 为改善高速的CPU与主存存取速度的不平衡,可采用 ( B ) A、虚拟存储器(Virtual Memory) B、高速缓存(Cache) C、辅助(Auxiliary)存储器 D、以上都不行

? 8086/8088 CPU的内部结构由 C 组成。 A. ALU、EU、BIU B. 寄存器组、ALU C. EU、BIU D. ALU、BIU、地址加法器

? 8086/8088 CPU构成系统的两种组态,与之有关的控制信号是 B 。 A. S0、S1、S3 B. MN/MX C. TEST D. QS0,QS1

? 在不考虑段超越情况下,8086/8088中DI寄存器给出的偏移地址位于

___B___。

A. DS或SS段 B. DS或ES段 C. DS或CS段 D. 仅DS段 ? 在8086/8088微机系统中,堆栈与堆栈指针SP的正确位置是__D __。 A. 堆栈在CPU中,SP也在CPU中 B. 堆栈在ROM中,SP在CPU中

C. 堆栈在CPU中,SP在RAM中 D. 堆栈在RAM中,SP在CPU中 ? 80X86 CPU可以访问的I/O地址空间共有__C1___,使用的地址信号线为

__B2___,CPU执行OUT输出指令时,向相应的I/O接口芯片产生的有效控制信号是__D3___。

A1. 256 B1. 1K C1. 64K D1. 128K A2. A7~A0 B2. A15~A0 C2. A15~A1 D2. A19~A0 A3. RD低电平,WR三态,M/IO低电平 B3. RD三态,WR低电平,M/IO高电平

C3.RD低电平,WR高电平,M/IO高电平 D3.RD高电平,WR低电平,M/IO高电平

? 8086/8088中断系统可处理__B1__个中断源,中断类型码的范围为__A2__, 中断向量设置在内存__A3__, 优先权最高、最低的中断分别是___A4___。 A1. 255 B1. 256 C1. 128 D1. 1024 A2. 0~255 B2. 1~255 C2. 0~127 D2. 0~1023 A3. 00000H~003FFH B3. 00400H~007FFH C3. FFFFFH~FF800H

A4. 除法出错, 单步 B4. NMI, 单步 C4. NMI, INTR D4. 除法出错, INTR ? 当8253定时器0的时钟脉冲为1MHZ时,其二进制计数时的最大定时时间

为 B1 ,这时写入定时器的初值为 A2 。

A1. 65.535ms B1. 65.536ms C1. 131.71ms D1. 131.72ms A2. 0000H B2. FFFFH C2. 0001H D2. FFFEH ? 8255工作于中断方式传送数据时,可供使用的8位数据端口个数有__B 。 A.1 B.2 C. 3 D. 4

? 设异步串行通信时,每个字符对应1个起始位,7个信息位,1个奇/偶校验

位和2个停止位,每秒传送这样字符240个,其波特率为___B__ b/s。 A . 2400 B. 2640 C. 1200 D. 1920

? 在汇编过程中不产生指令码,只用来指示汇编程序如何汇编的指令是

___B___。

A.汇编指令 B.伪指令 C.机器指令 D.宏指令 ? 汇编语言源程序经汇编后,可直接生成___B___。 A. .OBJ及.ASM文件 B. .OBJ及.LST文件 C. .LST及.ASM文件 D. .OBJ 、.LST及.ASM文件 ? 下列数中最大的数是( C )。

A. (10000011)2 B. (10010101)BCD C. (92)16 D. (101)10

? 已知DS=2000H,SS=1500H,BP=0200H,传送指令MOV AX,[BP+5]

源操作数的寻址方式是( C ),物理地址是( A )。

① A.寄存器寻址 B. 寄存器间接寻址 C. 基址寻址 D. 直接寻址 ② A.15205H B. 20205H C. 17005H D. 22005H ? 下列指令中合法的指令是( B )和( G )。 A.MOV CL, SI B. PUSH CX C. MOV [BX+DI],ADRY D. MOV SS,1500H E. IN AX,120H F. MOV [BX],5 G. MOV DSP[SI],DS H. MOV [BP+BX+4],AL 其中:ADRY、DSP为变量

? 总线周期的T1状态下,数据/地址线上是( B )信息, 用( D )信号将此信息锁存起来。

① A.数据 B. 地址 C. 控制 D. 状态 ② A.RD B.WR C. MN/MX D. ALE

? 为了解决CPU与外部设备工作速度的不一致,在I/O接口电路中,输入必须

有( B ),输出必须有( A )。

A.锁存器 B. 缓冲器 C. 译码器 D. 控制器 ? 在串行接口中,RS-232-C的逻辑“1‖电平为( C )。 A.0~ +5V B. +3V~+15V C. –3V~-15V D. 1.5V~5V ? 在异步串行通信中,相邻两帧数据的间隔是( B )。 A.0 B. 任意的 C. 确定的 D. 与波特率有关

? 一个SRAM芯片,有14条地址线和8条数据线,则该芯片最多能存储ASCII

码字符的个数是( A )。

A.16384 B. 32768 C. 256 D. 14

? 下述产生片选信号CS的方法中,被选中芯片不具有唯一确定地址的是 ( A )。

A.线选法或部分译码 B. 仅部分译码 C. 仅线选法 D. 全译码

? 中断类型码为40H的中断服务程序入口地址存放在中断向量表中的起始地

址是( C )。

A.DS:0040H B. DS:0100H C. 0000H:0100H D. 0000H:0040H

? 8086/8088响应不可屏蔽中断时,其中断类型码是( A )。

A.由CPU自动产生 B. 从外设取得 C. 由指令INT给出 D. 由中断控制器提供 ? CPU响应INTR引脚上的中断请求的条件之一是( B ) 。