微机原理课后习题答案 下载本文

内容发布更新时间 : 2024/5/18 10:33:40星期一 下面是文章的全部内容请认真阅读。

每个基本存储元存储二进制数一位,许多个基本存储元形成行列存储矩阵。 SRAM一般采用“字结构”存储矩阵: 每个存储单元存放多位(4、8、16等) 速度快(<5ns),不需刷新,外围电路比较简单,但集成度低(存储容量小,约1Mbit/片),功耗大。

在PC机中,SRAM被广泛地用作高速缓冲存储器Cache DRAM特点:

DRAM的存储元主要由电容构成;

存储信息不稳定,需要“读出再生放大电路”定时刷新。 每次同时对一行的存储单元进行刷新 DRAM一般采用“位结构”存储体: 每个存储单元存放一位 存储容量高(集成度高),功耗低,存取速度较低,价格便宜,主要用作主内存。

(4)闪存Flash ROM的主要优点是什么? 教材P96

11、用下列芯片构成存储系统,各需要多少个RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。

(1)512×4位RAM构成l6KB的存储系统。 (2)1024×1位RAM构成l28KB的存储系统。

(3)2K×4位RAM构成64KB的存储系统。 (4)64K×1位RAM构成256KB的存储系统。

答:(1)需要64片RAM和11位地址作为片外地址译码。

(2)需要l024片RAM和10位地址作为片外地址译码。 (3)需要64片RAM和9位地址作为片外地址译码。 (4)需要32片RAM和4位地址作为片外地址译码。 12、已知某微机控制系统中的RAM容量为4K×8位,首地址为4800H,求其最后一个单元的地址。

答:最后一个单元地址=起始地址+容量一1

4800H+1000H一1=57FFH 、

13、某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。 答:容量=最后一个单元地址一起始地址+1

63FFH~3000H+1=3400H=13KB 14、某微机系统中ROM为6KB,最后一个单元的地址为9BFFH,RAM为3KB。已知其地址为连续的,且ROM在前,RAM在后,求该内存系统的首地址和末地址。 答:9BFFH--1800H+1=8400H,所以ROM的首地址为8400H、末地址为9BFFH。RAM的首地址为9C00H,末地址为9C00H+C00H一1=A7FFH。

15、用半导体存储器芯片组成内存子系统时需注意哪些问题?三总线AB、DB、CB的一般接法?

教材P110

16、内存系统的芯片选择通常有哪几种形式,各有何特点?

答:有全译码法、部分译码法和线选法三种。在内存译码电路中,系统的全部地址总线都参与地址译码,对应存储器芯片中的每一个存储字都有唯一的确定地址,

称之为“全译码”法。如果仍使用集成译码器,但片外地址中有一部分不参加对内存的片选译码,称为“部分译码”法。如果只使用一些基本的逻辑门电路——与门、或门和非门的组合,对若干位片外地址译码实现对内存的片选,称为“线选法”。 17、相对于SRAM,DRAM需要解决哪些特殊问题? 教材P113

18、在图7.23中,如果将片选控制信号从。。。。。依次改接到。。。。。,各芯片的地址范围为多少?

注:高位地址没变,只有地位片内译码地址变了,列表画出来各芯片的地址表即可找出地址范围。 19、使用2732、6116和74LSl38构成一个存储容量为12KB ROM(地址00005H~02FFFH)、8KB RAM地址(03000H 04FFFH)的内存系统。设系统地址总线20位,数据总线8位,全译码。请画出原理图。

答:习题l9的内存连接原理图下图所示。

第8章 输入输出(I/O)系统

1、简述I/O接口的基本功能。

答:I/O接口是主机和外设的通信桥梁,主要有数据的寄存和缓冲功能、对外设的控制和监测功能、设备选择功能、信号转换功能、中断管理或DMA管理功能、可编程功能。

2、数据信息有哪几类?CPU和输入输出设备之间传送的信息有哪几类?相应的端口称为什么端口? 答:数字信息有数字量、模拟量和开关量三种。CPU和外设主要传送数据信息、状态信息和控制信息,相应的为数据端口、状态端口和控制端口。 3、简述I/O端口独立编址方式和存储器映射方式的特点及优缺点。 教材P123

4、CPU和外设之间的数据传送方式有哪几种?各种传送方式通常用在什么场合? 答:CPU和外设之间的数据传送方式有以下几种:无条件传送方式、查询传送方式、中断传送方式、DMA(直接存储器存取)方式、lOP(输入输出处理机)方式。 无条件I/O:适合于外设总是处于准备好或准备好时间相对固定的设备。 查询I/O:在传送前先查询一下外设的状态,当外设准备好了才传送;若未准备好,则CPU等待。适合较复杂且准备好时间相对较短的设备。

中断I/O:采用中断方式则可以免去CPU的查询等待时间,当外设没有准备好时,CPU可以去做自己其他的工作;当外设准备好时,主动向CPU提出请求。故在中断方式中,CPU和外设以及外设与外设之间是并行工作。适合较复杂且准备好时间相对较长的设备。

DMA方式I/O:直接用硬件控制数据在外设和存储器之间的传送,适合快速且成块的数据传输。

IOP方式:IOP可以和CPU并行工作,提供高速的DMA处理能力,实现数据的高速传送,但成本较高,适合要求I/O速度很高的场合,如3D图形显示等。

5、何为全译码方式?何为部分译码方式?其优缺点各是什么?

答:全译码方式:CPU的全部地址总线都参与地址译码,因此一个端口对应唯一的一个地址,使用的地址线比较多,电路比较复杂。部分译码方式:CPU输出的地址信号只有部分参与地址译码,另一部分(一般为高位或低位地址)未参与,因此一个译码输出对应若干个端El地址,这就是地址重叠现象。这种方法使用地址线少,电路简单。

6、分析下图所示的译码电路,当地址信号Al5~A7是多少时,74LSl38才能允许工作?Y0~Y7有效(为低电平)时对应的地址各是什么?

答:分析译码电路采用逆向分析的方法:或门输出无效,则输入必须全无效;与