模拟集成电路版图设计与验证 下载本文

内容发布更新时间 : 2024/9/20 17:25:22星期一 下面是文章的全部内容请认真阅读。

电子科技大学微电子与固体电子学院

标 准 实 验 报 告

(实验)课程名称 模拟集成电路原理

电子科技大学教务处制表

电 子 科 技 大 学

实 验 报 告

学生姓名: 学 号: 指导教师:

实验地点:211-606 实验时间:2011-06-14 一、实验室名称:微电子技术实验室

二、实验项目名称:模拟集成电路版图设计与验证 三、实验学时:4 四、实验原理

2.2 基于Cadence 平台的电路设计与仿真

2.2.1 Cadence 环境的调入

1、在 UNIX 操作系统的Terminal窗口下

→ setenv DISPLAY 100.100.21:0 (注意:100.100.100.21是本机的IP地址,不同的计算机,IP地址不同,应该根据实际的IP地址来设置。)

→ cd user/userxxx

→ mkdir user/userxxx/Project → cd user/userxxx/Project → icfb& 或者layoutPlus&

2、出现CIW(command Interpreter window)命令解释画面

3、点选在CIW窗口的上面工具列Tools→Library Manager, 会出现LM窗口LM(Library Manager)

2.2.2 建立新的Library

1. 点选LM窗口上面的工具列File→New→Library 2. 会产生New Library画面 3. 出现右图画面 在name填上Library名称

点选下面的OK

4、出现Load Technology File窗口,添加工艺文件 2.2.3版图设计Layout View Design

1、在LM窗口用鼠标左键点选Library的hw1→再点选cell的test→双击view的layout两次,或是用右键open,即可开启layout窗口 2、调入版图编辑器 Layout Editor

因为前面的工艺文件已设置,所以版图层选择窗口LSW应该是看到以上的画面。如果不是的话,则有可能是create library 时 technology file 没有设置对,需要重新配置

3、Layout的基本操作

(1)设定窗口的点距(Grid),点选Layout窗口上面的指令选项Option→Display (2)设定是否有Gravity的功能,点选Layout窗口的指令列Options→Layout Editor,依照个人使用习惯与需要来选择是否Gravity On.。一般对于初学者不要设定Gravity On (重力效果)。

Gravity On:当鼠标指针靠近对象时即被吸到该对象的边缘

(3)用 ruler 把长度量好, 用右键点选 LSW 中所要用的 layer, 再点选常用功

能栏中的 rectangular 或 polygon 来画。

(4)如果边长要纠正的话, 可使用stretch 来达成, 或者是用reshape功能。 (5)若要取消指令重选新指令,最好先按Esc键。 (6)Layout 时要注意layers 之间的距离(参考design rule)。

(7)一段时间后应点选Layout上面的指令Design→Save做储存动作,以免意

外掉电、误操作等导致已做的工作丢失。

(8)用本层来定义当前层所对应的端点名称,每当打上label时,记得要点选该

label,然后按q ,改变该label 的layer成当前所用层。 4、NMOS和PMOS晶体管的Layout版图示 2.3 版图验证

1、设计规则DRC检查与验证

当版图绘制完成后,需要调用版图设计规则检查DRC来验证是否违反设计规则。

(1)点选Layout窗口上面的指令Verify→DRC (2)出现DRC窗口