5章时序逻辑电路复习题 下载本文

内容发布更新时间 : 2024/11/18 18:23:14星期一 下面是文章的全部内容请认真阅读。

CPU ↑ ↓ 1 1 × × CPD 1 1 ↑ ↓ × × Rd 0 0 0 0 0 1 Ld 工作状态 加1计数 不计数 减1计数 不计数 预置 复位

...1 1 1 1 0 × CPuCPdQ3Q2Q1Q0192DCBA.LdRd解:

由192功能表可知,192即有加法计数,也有减法计数功能。并且有异步清零端和异步预置数端。

异步清零法——解题要点:(1)确定计数状态

0 1 2 3

6

4 5 .由6即0110作译码状态,可写出反馈函数Rd=Q2Q1,画出逻辑图。如图。 CP\.AB&CPuCPdQ3Q2Q1Q0192DCBA.LdRd6、用两片 74LS161 二进制计数器构成 40 进制计数器,画出电路图。74LS161为同步

16进制计数器,它的逻辑图和功能表如下。

.CR LD CTP CTT CP D3 D2 D1 D0 Q3 Q2 Q1 Q0 0 × × × × × × × × 0 0 0 0 1 0 × × d3 d2 d1 d0 d3 d2 d1 d0 1 1 1 1 ×××× 1 1 0 × × × × × × 1 1 × 0 × × × × ×

计数 保持 Q3 Q2 Q1 Q0 CO CP CR LD CTP CTT D3 D2 D1 D0 保持

解:解题要点:根据题目要求确定用两片161级联成16×16的计数器,再用反馈归零法设计。

(1)计数状态(16进制) 00 01

0203 28 画出计数状态得7分

(2)画电路图。级联正确得4分,反馈归零正确得4分 · · Q3 Q2 Q1 Q0 Q3 Q2 Q1 Q0 & C 74161 CP CR LD CTP CTT D3 D2 D1 D0 CO 74161 CP CR LD CTP CTT D3 D2 D1 D0 CP · 输 入 “1” “1”7、用74LS163设计一个85进制加法计数器,要求采用反馈归零法。(15分)

74LS163功能表 输 出 CR LD CTT CTP CP D3 D2 D1 D0 Q3Q2Q1Q0 0 × × × ↑ × × × × 01111 0111×10××1×0↑↑××000 CO 0 0 d3×××d2×××d1×××d0 d3× × × d2d1d0 计数 保持 保持 解:(1)74LS163是具有同步置数、同步清零功能的4位2进制加法计数器。经分析,需要两片

74LS163级联,计数范围是0~84,

反馈状态从高位到低位依次为(0101 0100)2=(54)16 ,据此画出计数器的逻辑图如图

8、74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试用它设计一个10

进制计数器。

74LS161逻辑功能表 CTP CTT CP Q3 Q2 Q1 Q0 CR 0 1 1 1 1 LD × 0 1 1 1 × × 0 × 1 × × × 0 1 × × × 0 0 0 0 D3 D2 D1 D0 Q3 Q2 Q1 Q0 Q3 Q2 Q1 Q0 加法计数

解:(1).确定计数状态,画状态图

2 3 1 4 0000 0011 0010 0100 0001 5 1010

10

0101 0111 0110 1000 1001 6 9 8 7

(2).当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。

画出电路。

Q3 Q2 Q1 Q0 & CO CP CP 74LS161

CR LD CTP CTT D3 D2 D1 D0

“1” “1” “1”