GPS低噪声放大器的设计 下载本文

内容发布更新时间 : 2024/4/24 20:57:56星期一 下面是文章的全部内容请认真阅读。

350030002500605040StabFact1NFminnf(2)20001500100050000.60.81.01.2m1freq=1.400GHzStabFact1=1.166m3freq=1.500GHzStabFact1=1.128m1m31.41.61.8302010m12freq=1.400GHzm15nf(2)=0.415freq=1.500GHznf(2)=0.389m12m150.60.81.01.21.41.61.82.002.0freq, GHzfreq, GHz

图15 完整的LNA电路原理图

0-2-4 -20 dB(S(1,2))-30-40-50-60-70dB(S(1,1))-6-8-10-120.6-50.81.01.2m14freq=1.500GHzdB(S(1,1))=-10.347m7freq=1.400GHzm7m14dB(S(1,1))=-10.013 -802.0-90201000.60.81.01.21.41.61.8freq, GHz 1.4m131.6m111.82.0freq, GHz-10m8freq=1.400GHzdB(S(2,2))=-17.133m8m16m16freq=1.500GHzdB(S(2,2))=-17.397dB(S(2,2))dB(S(2,1))-15m11freq=1.400GHzdB(S(2,1))=18.106m13freq=1.500GHzdB(S(2,1))=17.745-10-20-30-40-20-25-300.60.81.01.21.41.61.82.00.60.81.01.21.41.61.82.0freq, GHz图16 最终S参数曲线

freq, GHz

图17 最终稳定系数和噪声参数曲线

8. 版图的设计

对于分立的电容、电感、电阻等器件,可以采用ADS软件自带的分立器件的封装。ADS软件没有ATF54143晶体管的layout封装,可在ADS的layout界面里绘制ATF54143的版图。板子尺寸:5.41cm*5.12cm。最终生成的版图如图18和图19所示。

图18 生成的版图

图19 局部版图

四、设计总结

低噪声放大器的原理图设计是一个反复调谐优化的过程。本设计采用噪声系数较低的ATF54143,介绍了偏置电路 、电路稳定性及输入输出匹配电路的设计方法。仿真结果表明,设计的低噪声放大器具有低噪声、高增益的性能。

通过本次设计,我了解了ADS仿真软件的工作环境,能够熟练地应用ADS来设计电路, 懂得了在设计过程中一定要耐心,细心,不断地对电路进行微调,对放大器的各项指标加以权衡,只有这样才能最终得到最优的符合要求的电路。