集成电路复习总结 下载本文

内容发布更新时间 : 2024/7/5 23:50:00星期一 下面是文章的全部内容请认真阅读。

1、中英名词解释

(1)IC(Integrated Circuit):集成电路,是指通过一系列特定的加工工艺,将晶体管、二极管等有源器件和电阻、电容、电感等无源器件,按照一定的电路互联,“集成”在一块半导体晶片(如硅或砷化镓)上,封装在一个外壳内,执行特定电路或系统功能的一种器件。

(2)摩尔定律(Moore's Law):芯片上晶体管数目每隔18个月翻一番或每三年翻两番,性能也会增加一倍。 (3)SOC(system on chip):在一个微电子芯片上将信息的采集、传输、存储、处理等功能集成在一起而构成系统芯片。

(4)EDA(Electronic-System Design Automation):电子设计自动化

(5)能带:能量越高的能级,分裂的能级越多,分裂的能级也就相邻越近,这些邻近的能级看起来就像连续分布,这样的多条相邻近的能级被称为能带

(6)本征半导体:是一种完全纯净的、结构完整的半导体晶体。(经过一定的工艺过程将纯净的半导体制成的单晶体称为本征半导体。导带中的自由电子与价带中的空穴都能参与导电。)

(7)肖特基接触:金属与半导体接触并且金属的费米能级低于N型半导体或高于P型半导体的费米能级,这种接触为肖特基接触。

(8)MESFET:(Metal-Semiconductor Filed Effect Transistor),即金属-半导体场效应晶体管 (9)Spice(Simulation Program with Integrated Circuit Emphasis):集成电路仿真程序,主要用来在电路硬件实现之前读电路进行仿真分析。

(10)FPGA(Filed Programmable Gate Array):现场可编程门阵列。(又称逻辑单元阵列,Logic Cell A) (11)IP(Intellectual Property):知识产权。通常讲的IP核是指已经设计优化好。经过验证、功能复杂、可以嵌入到其他电路中重复使用的集成电路模块。

(12)HBT(Hetro-junction Bipolar Transistor):异质结双极晶体管 (13)短沟道效应:短沟道效应主要是指阈值电压与沟道相关到非常严重的程度。随着沟道长度变的越来越短,阈值电压与沟长及漏电压有着明显的关系。而随着沟长的变短,阈值电压与衬底偏压的关系变弱。P-125

(14)沟通长度调制效应:MOS晶体管中,栅下沟道预夹断后、若继续增大Vds,夹断点会略向源极方向移动导致夹断点到源极之间的沟道长度略有减小,有效沟道电阻也就略有减小,从而使更多电子自源极漂移到夹断点,导致在耗尽区漂移电子增多是Id增大,这种效应称为沟道长度调制效应。

(15)电路仿真:将要分析的电路问题列出数学形式的电路方程,然后对电路方程求解。就是设计好的电路图通过仿真软件进行实时模拟,模拟出实际功能,然后通过其分析改进,从而实现电路的优化设计。P-132

(16)电路综合:synthesis 实现在满足设计电路的功能、速度及面积等限制条件下,将行为级描述转化为指定的技术库中单元电路的连接。

(17)ASIC(Application Specific Integrated Circuit):专用集成电路 (18)VDSM(Very Deep Sub-micron):超深亚微米 (19)VLSI(Very Large Scale Integration):超大规模集成电路

(20)DRC:design rule check 设计规则检查,最小线宽、最小图形间距、最小接触孔尺寸、栅和源漏区的最小交叠等。

ERC:Electrical Rules Check 电气规则检查 ,检测有没有电路意义的连接错误,如短路、开路、孤立布线、非法器件等,介于设计规则与行为级分析之间,不涉及电路行为。

LVS:Layout Versus Schematic 电路与版图一致性验证,从版图提取出的电路网表与从原理图得到的网表进行比较,检查两者是否一致。主要用于保证进行电路功能和性能验证之前避免物理设计错误。

(21)GDSII:Graphic Data System是一种时序提供格式,用于设计工具、计算机和掩膜制造商之间进行半导体物理制板的数据传输。

tape –out:提交最终GDSII文件加工 Foundry:芯片代工厂

(22)RTL:Register Transfer Level 寄存器传输级,用于描述同步数字电路操作的抽象级。 DC:Desing Compiler 设计编译器(用于综合) FM:Form Test 形式验证

APR: Auto Place and Route 自动布局布线 (23)STA:Static Timing Analysis静态时序分析

SDF:Standard Delay Format 标准延时格式文件,数字电路后端设计中的一种文件

SDC:Synopsys Design Constraints 时序约束

简答(40分)

(1)集成电路分类

按器件结构类型分为双极集成电路、金属-氧化物-半导体集成电路、双极MOS集成电路;按集成度分为小规模集成电路(SSI)、中规模集成电路(MSI)、大规模集成电路(LSI)、超大规模集成电路(VLSI)、特大规模集成电路(ULSI)、巨大规模集成电路(GSI);按使用的基片材料分为单片集成电路与混合集成电路;按电路功能分为数字集成电路、模拟集成电路、数模混合集成电路;按应用领域分为标准通用集成电路、专用集成电路。 (2)集成电路材料有哪些?分别适合什么样的集成电路

1导体,铝、金、钨、铜等金属和镍铬等合金,用于构成低值电阻、构成电容元件的极板、构成电感元件的绕线、构成传输线的导体结构、与轻掺杂半导体构成肖特基结接触、与重掺杂半导体构成半导体器件的电极的欧姆接触、构成元件之间的互连、构成与外界焊接用的焊盘。

2绝缘体,二氧化硅、氮氧化硅、氮化硅等硅的氧化物与氮化物,构成电容的绝缘介质、构成金属-氧化物-半导体器件(MOS)的栅绝缘层、构成元件和互连线之间的横向隔离、构成工艺层面之间的垂直隔离、构成防止表面机械损伤和化学污染的钝化层。

3半导体,利用半导体掺杂以后形成P型和N型半导体,在导体和绝缘体材料的连接或阻隔下组成各种集成电路的元件—-半导体器件。

(3)能带概念,PN节在正反向偏置下能带解释

能量越高的能级。分裂的能级越多,分裂的能级也就相邻越近,这些邻近的能级看起来就像连续分布,这样的多条相邻近的能级被称为能带。P-18

PN节正反偏置 P-26

零偏压时,P区和N区费米能级持平,电子占据水平相当,没有载流子流动,处于平衡状态。

正向偏压,从能带角度来说阻挡层势垒被削弱,阻挡层的总电场强度降低,PN结两端的能带弯曲变小。N区的费米能级高于P区的费米能级,电子和空穴容易获得足够的能量越过势垒区到达对方区域。从而有电流流过势垒区。

反向偏压,从能带角度来说阻挡层势垒被加强,阻挡层的总电场强度增大,PN结两端的能带弯曲变大。P区的费米能级高于N区的费米能级,电子和空穴不能越过势垒区到达对方区域。只有漏电流流过势垒区。 (4)MOS管工作原理 P-32

以NMOS晶体管为例,如果没有任何外加偏置电压,从漏到源是两个背对背的二极管结构。它们之间所能流过的电流就是二极管的反向漏电流。

如果把源漏和衬底接地,在栅上加一足够高的正电压,正的栅压将要排斥栅下的P型衬底中的空穴而吸引电子。电子在表面聚集到一定浓度时,栅下的P型层将变成N型层,即呈现反型。N反型层与源漏两端的N型扩散层连通,就形成以电子为载流子的导电沟道。

如果漏源之间有电位差,将有电流流过。

如果加在栅上的正电压比较小,不足以引起沟道区反型,器件仍处在不导通状态。引起沟道区产生强表面反型的最小栅电压,称为阈值电压VT。 (5)简述集成电路制造工艺流程。

包括外延生长、掩膜制版、光刻、掺杂、绝缘层形成、金属层形成。外延层具有很多优良性能。 掺杂、隔离、串通等等。

目前常见的外延技术有:化学汽相沉积(化学汽相沉积生长法是通过汽体化合物之间的化学反应而形成的一种生长外延层的工艺。通过晶圆表面吸附反应物,在高温下发生反应,生成外延层),金属有机物汽相沉积(由于许多III族元素有机化合物和V族元素氢化物在较低温度下即可成为气态,因此在金属有机物化学沉积过程中反应物不需要高温,只需要在衬底附近存在高温区使得几种反应物能够在衬底附近发生化学沉积反应即可),分子束外延生长(分子束外延是在超高真空下(~10-8 Pa)加热一种或多种原子或分子,这些原子分子束与衬底晶体表面反应从而形成半导体薄膜的技术)。

掩膜制造,掩膜版可分成:整版及单片版。整版是指晶圆上所有的集成电路芯片的版图都是有该掩膜一次投影制作出来的,各个单元的集成电路可以不同。单片版是指版图只对应晶圆上的一个单元,其他单元是该单元的重复投影,晶圆上各个芯片是相同的。早期掩膜制造是通过画图照相微缩形成的。光学掩膜版是用石英玻璃做成的均匀平坦的薄片,表面上涂一层60~80nm厚的铬,使其表面光洁度更高,这称之为铬版(Crmask),通常也称为光学(掩膜)版。新的光刻技术的掩膜版与光刻技术有关。

光刻的作用是把掩膜版上的图形映射到晶圆上,并在晶圆上形成器件结构的过程。对光刻的基本要求有:高分辨率、高灵敏度、精密的套刻对准、大尺寸硅片上的加工、低缺陷。曝光是在光刻胶上形成预定图案,有光学光刻和非光学光刻。刻蚀是将图形转移到晶圆上有湿法刻蚀、等离子体刻蚀、反应离子刻蚀等。光刻基本步骤:涂光刻胶 ?曝光?显影与后烘?刻蚀?去除光刻胶

摻杂的目的是制作N型或P型半导体区域,以构成各种器件结构。主要方法有:热扩散法掺杂,离子注入法掺杂。

绝缘层形成的方式:热氧化、CVD。绝缘层的作用:栅极隔离层,局部氧化隔离法隔离(LOCOS),浅沟槽隔离(STI)

集成电路工艺中的金属层有三个主要功能:1)形成器件本身的接触线;2)形成器件间的互连线;3)形成焊盘。金属层的形成主要采用物理汽相沉积(PVD:Pysical Vapor Deposition)技术。PVD技术有蒸镀和溅镀两种。 金属CVD技术,正在逐渐发展过程中 (6)简述以N+硅为衬底的工艺步骤。

双阱CMOS工艺采用的原始材料是在N+或P+衬底上外延一层轻掺杂的外延层,然后用离子注入的方法同时制作N阱和P阱。使用双阱工艺不但可以提高器件密度,还可以有效的控制寄生晶体管的影响,抑制闩锁现象。

1衬底准备:衬底氧化后,在二6NMOS管场注入光刻 氧化硅上生长氮化硅

2光刻P阱,形成阱版,在P阱区腐蚀氮化硅,P阱注入

7场区氧化,栅氧化,沟道掺杂(阈值电压调节注入)

11硅片表面沉积二氧化硅薄膜

12接触孔光刻,接触孔腐蚀

3去光刻胶,P阱扩散并生长二氧化硅

8多晶硅淀积、掺杂、光刻和腐蚀,形成栅区的多晶硅版

13淀积铝,反刻铝,形成铝连

4腐蚀氮化硅,N阱注入并扩散

5形成场隔离区(场氧化层)

10PMOS管光刻和注入磷并扩

散,形成P+版

最后做栅极金属引线后得到双阱CMOS工艺的CMOS晶体管

9P阱中的NMOS管光刻和注入硼并扩散,形成N+版

线

(7)简述某一规则的目的与作用。P74

1.阱的间距和间隔的规则