数字逻辑2014-2015(2)复习资料课案

内容发布更新时间 : 2024/11/17 2:44:51星期一 下面是文章的全部内容请认真阅读。

8、74LS138可以作为函数发生器,试写出下图所示的函数表达式(不需要化简)。

9、用3线-8线译码器74LS138和门电路实现组合逻辑函数

10、 数据选择器可以作为函数发生器使用,四选一数据选择器74LS153的逻辑功能表如

下所示。试用74LS153产生下列逻辑函数,要求写出求解步骤,并画出电路图。(在原图上画即可)

11、 设计一个“逻辑不一致”电路,要求4个输入逻辑变量取值不一致时输出为1,取值

一致时输出为0。 标准答案:(1)用M、N、P、Q代表四个输入逻辑变量,Z代表输出。(2)列真值表,求出函数式。

12、 数据选择器可以作为函数发生器使用,八选一数据选择器74LS151的逻辑功能表如

下所示。试用74LS151产生下列逻辑函数,要求写出求解步骤,并画出电路图。(在

原图上画即可)

9

第五章 集成触发器

1、基本触发器的电路结构及工作原理;

2、时钟触发器:RS触发器、D触发器、JK触发器、T触发器、T’触发器的特性方程、特性表、时序波形图

3、边沿触发器的时序波形图的画法。 例:

一、选择题与填空题

1、正边沿D触发器,在时钟脉冲CP正边沿到来前D为1,而CP正边沿后D变为0,则CP正边沿后为( )

A、Q=0 B、Q不定 C、Q?1 D、Q=1 2、存在约束条件的触发器是( ) 。

A.基本RS触发器 B.D锁存器 C.主从JK触发器 D.D触发器

3、由与非门构成的基本RS触发器,当R?0时,则( )。 ,S?1A、Q=1 B、Q=0 C、Q?0 D、Q不定 4、下列触发器具有空翻现象( )

A.基本RS 触发器 B.边沿D 触发器 C.同步D 触发器 D.主从JK 触发器 5、边沿式D触发器是一种( )稳态电路。

A.无 B.单 C.双 D.多 6、预将触发器置为“1”态,应在异步复位端RD和异步置位端SD分别加( )电平信号。

?0,S?0?0,S?1DDDDA、R B、R

10

1,S01,S1D?D?D?D?C、R D、 R

7、具有“置0” “置1 ” “保持”和“翻转”功能的触发器叫 ( ) A.JK触发器 B.D触发器 C.T触发器 D.T’触发器 8、T触发器特性方程 。

n?1nnA.Q ?TQ?TQn?1nB.Q ?TQn?1nnC.Q ?TQ?TQn?1nD.Q ?Q9、对边沿JK触发器,当J=1、K=0时有效时钟脉冲到来时实现的功能是 。 A. Qn+1=Qn B. Qn+1=1

C. Qn+1= 0

n+1nD. Q =Q10、对于JK触发器的两个输入端,当输入信号相反时构成______触发器,当输入信号相同时构成___________触发器。

二、判断题

1、 由两个TTL或非门构成的基本RS触发器,当R=S=1时,触发器的状态为不定。

( )

2、 触发器是能够存储1 位二进制信息的基本单元电路。( )

3、 D触发器的特性方程为Qn+1=D,与Q无关,所以它没有记忆功能。( )

4、 主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。 ( ) 5、 具有异步SD、RD端的D触发器也能够成防抖动开关。( ) 6、 在时钟触发器中,异步置0端RD和异步置1端SD也受时钟脉冲的控制。( ) 7、 对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。( ) 8、 主从触发器解决了基本触发器空翻现象的缺点存。( ) 9、 触发器有一对互补的输出端。() 10、

主从触发器和边沿触发器克服了空翻,但它们存在一次变化现象。( )

三、计算题

1、 设边沿D触发器初始状态为0状态,试画出输出端Q2的波形。

CP

11

Q2

1D C1 Q2

CP

2、 已知A、B、CP信号波形,画出输出端Q1的波形,设触发器初始状态为0状态。

3、设下图触发器的初始状态为Q=0,画出在CLK信号连续作用下触发器输出端的电压波形。

4、如图为主从JK触发器,已知输入端J、K、RD和CP的电压波形如图所示,试画出输出端Q的电压波形。

5、设下图触发器的初始状态为Q=0,画出在CLK信号连续作用下触发器输出端的电压波形。

12

联系客服:779662525#qq.com(#替换为@) 苏ICP备20003344号-4 ceshi