《数字系统设计》总复习题

内容发布更新时间 : 2024/5/19 9:13:30星期一 下面是文章的全部内容请认真阅读。

《数字系统设计》复习题

一、选择题

1. 一个项目的输入输出端口是定义在 。

A. 实体中 B. 结构体中 C. 任何位置 D. 进程体 2. 描述项目具有逻辑功能的是 。 A. 实体 B. 结构体 C. 配置 D. 进程 3. 关键字ARCHITECTURE定义的是 。 A. 结构体 B. 进程 C. 实体 D. 配置

4. MAXPLUSII中编译VHDL源程序时要求 。

A. 文件名和实体可以不同名 B. 文件名和实体名无关 C. 文件名和实体名要相同 D. 不确定

5. 1987标准的VHDL语言对大小写是 。

A. 敏感的 B. 只能用小写 C. 只能用大写 D. 不敏感

6. 关于1987标准的VHDL语言中,标识符描述正确的是 。 A. 必须以英文字母开头 B. 可以使用汉字开头 C. 可以使用数字开头 D. 任何字符都可以

7. 关于1987标准的VHDL语言中,标识符描述正确的是 。 A. 下划线可以连用 B. 下划线不能连用 C. 不能使用下划线 D. 可以使用任何字符 8. 符合1987VHDL标准的标识符是 。 A. A_2 B. A+2 C. 2A D. 22

9. 符合1987VHDL标准的标识符是 。 A. a_2_3 B. a_2 C. 2_2_a D. 2a 10. 不符合1987VHDL标准的标识符是 。 A. a_1_in B. a_in_2 C. 2_a D. asd_1

11. 不符合1987VHDL标准的标识符是 。 A. a2b2 B. a1b1 C. ad12 D. P

12. VHDL语言中变量定义的位置是 。 A. 实体中中任何位置 B. 实体中特定位置 C. 结构体中任何位置 D. 结构体中特定位置 13. VHDL语言中信号定义的位置是 。 A. 实体中任何位置 B. 实体中特定位置 C. 结构体中任何位置 D. 结构体中特定位置 14. 变量是局部量可以写在 。

A. 实体中 B. 进程中 C. 线粒体 D. 种子体中 15. 变量和信号的描述正确的是 。 A. 变量赋值号是:= B. 信号赋值号是:= C. 变量赋值号是<= D. 二者没有区别 16. 变量和信号的描述正确的是 。

A.变量可以带出进程 B.信号可以带出进程 C.信号不能带出进程 D.二者没有区别

17. 关于VHDL数据类型,正确的是 。

A. 数据类型不同不能进行运算 B. 数据类型相同才能进行运算 C. 数据类型相同或相符就可以运算 D. 运算与数据类型无关 18. 下面数据中属于实数的是 。

A. 4.2 B. 3 C.‘1’ D. “11011” 19. 下面数据中属于位矢量的是 。 A. 4.2 B. 3 C. ‘1’ D. “11011” 20. 关于VHDL数据类型,正确的是 。

A. 用户不能定义子类型 B. 用户可以定义子类型

C. 用户可以定义任何类型的数据 D. 前面三个答案都是错误的 21. 可以不必声明而直接引用的数据类型是 。

A.STD_LOGIC B.STD_LOGIC_VECTOR C.BIT D. 前面三个答案都是错误的 22. STD_LOGIG_1164中定义的高阻是字符 。 A. X B. x C. z D. Z

23. STD_LOGIG_1164中字符H定义的是 。

A. 弱信号1 B.弱信号0 C.没有这个定义 D.初始值 24. 使用STD_LOGIG_1164使用的数据类型时 。 A. 可以直接调用 B. 必须在库和包集合中声明 C. 必须在实体中声明 D. 必须在结构体中声明 25. 关于转化函数正确的说法是 。

A.任何数据类型都可以通过转化函数相互转化 B.只有特定类型的数据类型可以转化 C.任何数据类型都不能转化 D.前面说法都是错误的 26. VHDL运算符优先级的说法正确的是 。

A. 逻辑运算的优先级最高 B. 关系运算的优先级最高 C. 逻辑运算的优先级最低 D. 关系运算的优先级最低 27. VHDL运算符优先级的说法正确的是 。

A. NOT的优先级最高 B. AND和NOT属于同一个优先级 C. NOT的优先级最低 D. 前面的说法都是错误的 28. VHDL运算符优先级的说法正确的是 。 A. 括号不能改变优先级 B. 不能使用括号

C. 括号的优先级最低 D. 括号可以改变优先级

29. 如果a=1,b=0,则逻辑表达式(a AND b) OR( NOT b AND a)的值是 。 A.0 B.1 C.2 D.不确定

30. 关于关系运算符的说法正确的是 。

A. 不能进行关系运算 B. 关系运算和数据类型无关 C. 关系运算数据类型要相同 D. 前面的说法都错误 31. 转换函数TO_BITVECTOR(A)的功能是 。

A. 将STDLOGIC_VECTOR转换为BIT_VECTOR B. 将REAL转换为BIT_VECTOR C. 将TIME转换为BIT_VECTOR D. 前面的说法都错误 32. VHDL中顺序语句放置位置说法正确的是 。 A. 可以放在进程语句中 B. 可以放在子程序中 C. 不能放在任意位置 D. 前面的说法都正确 33. 不属于顺序语句的是 。

A.IF语句 B.LOOP语句 C.PROCESS语句 D.CASE语句

34. 正确给变量X赋值的语句是 。

A. X<=A+B; B. X:=A+b; C. X=A+B; D. 前面的都不正确 35. EDA的中文含义是 。

A. 电子设计自动化 B. 计算机辅助计算 C. 计算机辅助教学 D. 计算机辅助制造 36. 可编程逻辑器件的英文简称是 。 A. FPGA B. PLA C. PAL D. PLD

37. 现场可编程门阵列的英文简称是 。 A. FPGA B. PLA C.PAL D.PLD

38. 基于下面技术的PLD器件中允许编程次数最多的是 。 A.FLASH B.EEROM C.SRAM D.PROM

39. 在EDA中,ISP的中文含义是 。

A.网络供应商 B.在系统编程 C.没有特定意义 D.使用编程器烧写PLD芯片

40. 在EDA中,IP的中文含义是 。

A. 网络供应商 B. 在系统编程 C. 没有特定意义 D. 知识产权核

41. EPF10K20TC144-4具有多少个管脚 。 A.144个 B.84个 C.15个 D.不确定

42. EPF10K20TC144-X器件,如果X的值越小表示 。 A. 器件的工作频率越小 B. 器件的管脚越少 C. 器件的延时越小 D. 器件的功耗越小

43. 如果a=1,b=1,则逻辑表达式(a XOR b) OR( NOT b AND a)的值是 。 A.0 B.1 C.2 D.不确定

44. 执行下列语句后Q的值等于 。 ??

SIGNAL E: STD_LOGIC_VECTOR (2 TO 5); SIGNAL Q: STD_LOGIC_VECTOR (9 DOWNTO 2); ??

E<=( 2 =>‘ 1 ’, 4 =>’0 ’, OTHERS=> ‘1’);

Q<=( 2=> E(2), 4=>E(3), 5=>‘1’, 7=> E(5), OTHERS=>E (4)); ??

A.“11011011” B.“00101101” C.“11011001” D.“00101100”

45. VHDL文本编辑中编译时出现如下的报错信息

Error: VHDL syntax error: signal declaration must have ‘;’,but found begin instead.

其错误原因是 。 A. 信号声明缺少分号。

B. 错将设计文件存入了根目录,并将其设定成工程。

C. 设计文件的文件名与实体名不一致。 D. 程序中缺少关键词。

46. VHDL文本编辑中编译时出现如下的报错信息

Error: VHDL syntax error: choice value length must match selector expression_r value length

其错误原因是 。 A. 表达式宽度不匹配。

B. 错将设计文件存入了根目录,并将其设定成工程。 C. 设计文件的文件名与实体名不一致。 D. 程序中缺少关键词。

47. MAX+PLUSII的设计文件不能直接保存在 。

A. 硬盘 B. 根目录 C. 文件夹 D. 工程目录

48. MAXPLUS II是哪个公司的软件 。 A. ALTERA B. ATMEL C. LATTICE D. XILINX

49. MAXPLUS II不支持的输入方式是 。 A. 文本输入 B. 原理图输入 C. 波形输入 D. 矢量输入

50. MAXPLUSII中原理图的后缀是 。 A. DOC B. GDF C. BMP D. JIF

51. 在一个VHDL设计中Idata是一个信号,数据类型为std_logic_vector,试指出下面那个赋值语句是错误的。 。 A.idata <= “00001111”; B.idata <= b”0000_1111”; C.idata <= X”AB” D. idata <= B”21”;

52. 在VHDL语言中,下列对时钟边沿检测描述中,错误的是 。 A.if clk’event and clk = ‘1’ then B.if falling_edge(clk) then

C.if clk’event and clk = ‘0’ then

D.if clk’stable and not clk = ‘1’ then

53. 下面对利用原理图输入设计方法进行数字电路系统设计的描述中,那一种说法是不正确的。 。

A.原理图输入设计方法直观便捷,但不适合完成较大规模的电路系统设计; B.原理图输入设计方法一般是一种自底向上的设计方法; C.原理图输入设计方法无法对电路进行功能描述;

D.原理图输入设计方法也可进行层次化设计。

54. 在一个VHDL设计中idata是一个信号,数据类型为integer,数据范围0 to 127,下面哪个赋值语句是正确的。 。 A.idata := 32; B.idata <= 16#A0#; C.idata <= 16#7#E1; D.idata := B#1010#;

55. 下列那个流程是正确的基于EDA软件的FPGA / CPLD设计流程: 。 A.原理图/HDL文本输入→功能仿真→综合→适配→编程下载→硬件测试 B.原理图/HDL文本输入→适配→综合→功能仿真→编程下载→硬件测试; C.原理图/HDL文本输入→功能仿真→综合→编程下载→适配硬件测试; D.原理图/HDL文本输入→功能仿真→适配→编程下载→综合→硬件测试

56. 在VHDL语言中,下列对进程(PROCESS)语句的语句结构及语法规则的描述中,正确的是 。

A.PROCESS为一无限循环语句;敏感信号发生更新时启动进程,执行完成后,等待下一次进程启动。

B.敏感信号参数表中,应列出进程中使用的所有输入信号;

C.进程由说明部分、结构体部分、和敏感信号参数表三部分组成; D.当前进程中声明的信号也可用于其他进程。

57. 对于信号和变量的说法,哪一个是不正确的: 。

A.信号用于作为进程中局部数据存储单元 B.变量的赋值是立即完成的

C.信号在整个结构体内的任何地方都能适用 D.变量和信号的赋值符号不一样 58. VHDL语言共支持四种常用库,其中哪种库是用户的VHDL设计现行工作库: 。 A.IEEE库 B.VITAL库 C.STD库 D.WORK工作库

59. 下列语句中,不属于并行语句的是: 。

A.进程语句 B.CASE语句 C.元件例化语句 D.WHEN?ELSE?语句

60. 下面哪一条命令是MAX+PLUSII在时序仿真时执行加载节点的命令? 。 A. file—>set project to current file B. assign—>pin/location chip C. node—>enter node from SNF D. file—>create default symbol

61. 在EDA工具中,能将硬件描述语言转换为硬件电路的重要工具软件称为 。 A.仿真器 B.综合器 C.适配器 D.下载器

62. VHDL文本编辑中编译时出现如下的报错信息

Error: Can‘t open VHDL“WORK” 其错误原因是 。 A. 错将设计文件的后缀写成 .tdf,而非.vhd 。

B. 错将设计文件存入了根目录,并将其设定成工程。

联系客服:779662525#qq.com(#替换为@) 苏ICP备20003344号-4 ceshi